首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:373002
 
资料名称:HDMP-0552
 
文件大小: 266.77K
   
说明
 
介绍:
AGILENT HDMP-0552 QUAD PORT BYPASS CIRCUIT WITH CDR AND DATA VALID DETECTION
 
 


: 点此下载
  浏览型号HDMP-0552的Datasheet PDF文件第1页
1
浏览型号HDMP-0552的Datasheet PDF文件第2页
2

3
浏览型号HDMP-0552的Datasheet PDF文件第4页
4
浏览型号HDMP-0552的Datasheet PDF文件第5页
5
浏览型号HDMP-0552的Datasheet PDF文件第6页
6
浏览型号HDMP-0552的Datasheet PDF文件第7页
7
浏览型号HDMP-0552的Datasheet PDF文件第8页
8
浏览型号HDMP-0552的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
3
equalizer 输入
所有 fm_node[n]
+ 高-速
差别的 输入 有 一个
equalization 设置 至 补偿 这
影响 的 skin 丧失 和 dispersion
在 pcbs. 这个 函数 是
independently controllable 为
各自 输入 端口 使用 这 eq_sel
和 ndx (x = 0-4) 管脚. 这
default 设置 为 这 equalization
是 真实. equalization maybe 设置
至 故障 为 单独的 输入
用 forcing eq_sel 低 和 ndx
(在哪里 x = 端口 号码) 低 为
各自 端口 那 这 equalization
设置 是 desired 至 是 false. 它 是
一个 逻辑 或者 函数. 为 instance,
forcing eq_sel, nd2 &放大; nd3 管脚
低 将 转变 止 这 equalization
设置 在 fm_node[2]
+ 和
fm_node[3]+ 当 这
equalization 设置 将 仍然是
在 为 端口 0, 1 和 4.
这 eq_sel 和 ndx (x = 0-4)
管脚 是 lvttl 和 包含
内部的 拉-向上 电路系统. 至
强迫 一个 管脚 低 各自 管脚 应当
是 连接 至 地 通过 一个
1 k
W
电阻. 否则, 这些
输入 应当 是 left 至 float. 在
这个 情况, 这 内部的 拉-向上
电路系统 将 强迫 它们 高.
bypass[n]- 输入
这 起作用的 低 bypass[n]- 输入
控制 这 数据 流动 通过 这
hdmp-0552. 所有 绕过 管脚
是 lvttl 和 包含 内部的
拉-向上 电路系统. 至 绕过 一个
端口, 这 适合的 bypass[n]-
管脚 应当 是 连接 至 地
通过 一个 1 k
W
电阻.
否则, 这 bypass[n]-
输入 应当 是 left 至 float. 在
这个 情况, 这 内部的 拉-向上
电路系统 将 强迫 它们 高.
图示 1 - 块 图解 的 hdmp-0552
bll 输出
所有 至_node[n]+ 高-速
差别的 输出 是 驱动 用
一个 缓冲 线条 逻辑 (bll)
电路 那 有 在-碎片 源
末端. 因此, 非
外部 偏差 电阻器 是
必需的. 这 bll 输出 在 这
hdmp-0552 是 的 equal 力量.
unused 输出 应当 是
转变 止 independently. 这个
减少 电源 和 减少 这
潜在的 为 串扰 影响
造成 用 incorrect
terminations.
如果 这 unused
输出 是 不 转变 止 它们
应当 是 differentially
terminated. 这 值 的 这
末端 电阻 应当
相一致 这 pcb 查出 差别的
阻抗. 各自 输出 端口 是
设置 至 起作用的 或者 inactive 用 这
输出_sel 和 ndx (x = 0-4) 管脚.
至_node [1]
fm_node [1]
绕过 [1] -
至_node [2]
fm_node [2]
绕过 [2] -
至_node [3]
fm_node [3]
绕过 [3] -
至_node [4]
fm_node [4]
绕过 [4] -
至_node [0]
fm_node [0]
BLL
EQU
TTL
1
0
BLL
EQU
TTL
1
0
BLL
EQU
TTL
1
0
BLL
EQU
TTL
1
0
BLL
EQU
1
0
0
1
0
1
CDR
CPLL
模式_dv
TTL
cdr_sel
TTL
fm_node [0]_dv
TTL
DV
TTL
FSEL
SSTL
cdr_比率
TTL
ref_比率
TTL
REFCLK
AV
TTL
fm_node [0]_av
TTL
绕过 [0] -
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com