首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:379504
 
资料名称:HIP6004BCB
 
文件大小: 339.69K
   
说明
 
介绍:
Buck and Synchronous-Rectifier (PWM) Controller and Output Voltage Monitor
 
 


: 点此下载
  浏览型号HIP6004BCB的Datasheet PDF文件第4页
4
浏览型号HIP6004BCB的Datasheet PDF文件第5页
5
浏览型号HIP6004BCB的Datasheet PDF文件第6页
6
浏览型号HIP6004BCB的Datasheet PDF文件第7页
7

8
浏览型号HIP6004BCB的Datasheet PDF文件第9页
9
浏览型号HIP6004BCB的Datasheet PDF文件第10页
10
浏览型号HIP6004BCB的Datasheet PDF文件第11页
11
浏览型号HIP6004BCB的Datasheet PDF文件第12页
12
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
图示 5 显示 这 核心的 电源 组件 的 这 转换器.
至 降低 这 电压 越过 这 interconnecting 线
表明 用 重的 线条 应当 是 部分 的 地面 或者 电源
平面 在 一个 打印 电路 板. 这 组件 显示 在
图示 5 应当 是 located 作 关闭 一起 作 可能.
请 便条 那 这 电容 c
和 c
O
各自 代表
numerous 物理的 电容. locate 这 hip6004b 在里面 3
英寸 的 这 mosfets, q
1
和 q
2
. 这 电路 查出 为 这
mosfets’ 门 和 源 连接 从 这 hip6004b
必须 是 sized 至 handle 向上 至 1a 顶峰 电流.
图示 6 显示 这 电路 查出 那 需要 额外的
布局 仔细考虑. 使用 单独的 要点 和 地面 平面
构建 为 这 电路 显示. 降低 任何 泄漏
电流 paths 在 这 ss 管脚 和 locate 这 电容, c
SS
关闭 至 这 ss 管脚 因为 这 内部的 电流 源 是
仅有的 10
µ
一个. 提供 local v
CC
解耦 在 v
CC
地 管脚. locate 这 电容, c
激励
作 关闭 作
实际的 至 这 激励 和 阶段 管脚.
反馈 补偿
图示 7 最好的部分 这 电压-模式 控制 循环 为 一个
同步的-调整的 buck 转换器. 这 输出 电压
(v
输出
) 是 管制 至 这 涉及 电压 水平的. 这
错误 放大器 (错误 放大) 输出 (v
e/一个
) 是 对照的 和
宽度 modulated (pwm) 波 和 一个 振幅 的 v
这 阶段 node.
这 pwm 波 是 平滑的 用 这 输出 过滤 (l
O
和 c
O
).
函数 的 v
输出
/v
e/一个
. 这个 函数 是 dominated 用 一个 直流
增益 和 这 输出 过滤 (l
O
和 c
O
), 和 一个 翻倍 柱子
破裂 频率 在 f
LC
和 一个 零 在 f
等效串联电阻
. 这 直流 增益
的 这 modulator 是 simply 这 输入 电压 (v
) 分隔 用
这 顶峰-至-顶峰 振荡器 电压
V
OSC
.
modulator 破裂 频率 equations
这 补偿 网络 组成 的 这 错误 放大器
(内部的 至 这 hip6004b) 和 这 阻抗 网络
Z
和 z
FB
. 这 goal 的 这 补偿 网络 是 至
提供 一个 关闭 循环 转移 函数 和 这 最高的 0db
越过 频率 (f
0dB
) 和 足够的 阶段 余裕.
阶段 余裕 是 这 区别 在 这 关闭 循环
阶段 在 f
0dB
和 180
degrees
.
这 equations 在下 联系
这 补偿 网络’s 柱子, zeros 和 增益 至 这
组件 (r
1
, r
2
, r
3
, c
1
, c
2
, 和 c
3
) 在 图示 7. 使用
这些 指导原则 为 locating 这 柱子 和 zeros 的 这
补偿 网络:
1. 挑选 增益 (r
2
/r
1
) 为 desired 转换器 带宽.
2. 放置 1
ST
零 在下 过滤’s 翻倍 柱子 (~75% f
LC
).
3. 放置 2
ND
零 在 过滤’s 翻倍 柱子.
4. 放置 1
ST
柱子 在 这 等效串联电阻 零.
5. 放置 2
ND
柱子 在 half 这 切换 频率.
6. 审查 增益 相反 错误 放大器’s 打开-循环 增益.
7. 估计 阶段 余裕 - repeat 如果 需要.
PGND
L
O
C
O
LGATE
UGATE
阶段
Q
1
Q
2
D
2
V
V
输出
返回
HIP6004B
C
加载
图示 5. 打印 电路 板 电源 和 地面
平面 或者 islands
图示 6. 打印 电路 板 小 信号
布局 指导原则
+12V
HIP6004B
SS
V
CC
激励
D
1
L
O
C
O
V
输出
加载
Q
1
Q
2
阶段
+V
C
激励
C
VCC
C
SS
图示 7. 电压-模式 buck 转换器
补偿 设计
V
输出
涉及
L
O
C
O
等效串联电阻
V
V
OSC
错误
放大
PWM
驱动器
(parasitic)
Z
FB
+
-
DACOUT
R
1
R
3
R
2
C
3
C
2
C
1
竞赛
V
输出
FB
Z
FB
HIP6004B
Z
比较器
驱动器
详细地 补偿 组件
阶段
V
e/一个
+
-
+
-
Z
OSC
F
LC
1
2
π
x L
O
x c
O
-------------------------------------------=
F
等效串联电阻
1
2
π
xESRx c
O
--------------------------------------------=
HIP6004B
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com