12-145
w(ckh)
t
50%
50%
V
IH
V
IL
V
IH
V
IL
有效的
50% 50%
数据
时钟
h(d)
t
su(d)
t
50%
V
IH
V
IL
V
IH
V
IL
50% 50%
CKH–LEH
t
有效的
有效的
90%
时钟
输入
获得
使能
输出
pd
t
w(leh)
t
HV6810
串行 变换 寄存器 内容 串行 获得 内容 输出 内容
时钟 Strobe Blanking
数据 数据
输入 输入 输入
输入 I
1
I
2
I
3
…I
n-1
I
N
输出 I
1
I
2
I
3
…I
n-1
I
N
I
1
I
2
I
3
…I
n-1
I
N
HHR
1
R
2
…R
n-2
R
n-1
R
n-1
LLR
1
R
2
…R
n-2
R
n-1
R
n-1
XR
1
R
2
R
3
…R
n-1
R
N
R
N
XXX…X X X L R
1
R
2
R
3
…R
n-1
R
N
P
1
P
2
P
3
…P
n-1
P
N
P
N
P
1
P
2
P
3
…P
n-1
P
N
P
1
P
2
P
3
…P
n-1
P
N
XXX…X X H LLL…L L
L
H
l = 低 逻辑 水平的
h = 高 逻辑 水平的
x = irrelevant
p = 呈现 状态
r = previous 状态
函数 表格
函数的 块 图解
输入 定时 输出 切换 时间
切换 波形
Blanking
获得 使能
Q1
Q9
Q2
Q10
1D
C1
C2
2D
1D
C1
1D
C1
1D
C1
C2
2D
C2
2D
C2
2D
数据 输入
时钟
R1
R2
R9
R10
LC1
LC2
LC9
LC10
latchesshift 寄存器
•
•
•
•
•
•
•
•
•
•
•
•
6 stages
(q3 thru q8)
不 显示
串行
输出
逻辑 图解 (积极的 逻辑)