飞利浦 半导体
SC16C650A
uart 和 32-字节 先进先出 和 irda encoder/解码器
产品 数据 rev. 04 — 20 六月 2003 9 的 50
9397 750 11622
© koninklijke 飞利浦 electronics n.v. 2003. 所有 权利 保留.
[1] 在 睡眠 模式, xtal2 是 left floating.
6. 函数的 描述
这 sc16c650a 提供 串行 异步的 receive 数据 同步,
并行的-至-串行 和 串行-至-并行的 数据 conversions 为 两个都 这 传输者 和
接受者 sections. 这些 功能 是 需要 为 converting 这 串行 数据
stream 在 并行的 数据 那 是 必需的 和 数字的 数据 系统. 同步 为
这 串行 数据 stream 是 accomplished 用 adding 开始 和 停止 位 至 这 transmit
数据 至 表格 一个 数据 character (character orientated 协议). 数据 integrity 是 insured
用 attaching 一个 parity 位 至 这 数据 character. 这 parity 位 是 审查 用 这 接受者
为 任何 传递 位 errors. 这 sc16c650a 是 fabricated 和 一个 先进的
cmos 处理 至 达到 低 流 电源 和 高 速 (所需的)东西.
这 SC16C650A 是 一个 upward 解决方案 那 提供 32 字节 的 transmit 和 receive
先进先出 记忆, instead 的 毫无 在 这 16c450, 或者 16 在 这 16c550. 这 SC16C650A
是 设计 至 工作 和 高 速 modems 和 shared 网络 环境 那
需要 快 数据 处理 时间. 增加 效能 是 认识到 在 这
sc16c650a 用 这 大 transmit 和 receive fifos. 这个 准许 这 外部
处理器 至 handle 更多 networking tasks 在里面 一个 给 时间. 在 增加, 这 四
可选择的 水平 的 先进先出 触发 中断 和 自动 硬件/软件 flow
控制 是 uniquely 提供 为 最大 数据 throughput 效能, 特别
当 运行 在 一个 multi-频道 环境. 这 结合体 的 这 在之上 非常
减少 这 带宽 必要条件 的 这 外部 controlling cpu, 增加
效能, 和 减少 电源 消耗量.
这 SC16C650A 是 有能力 的 运作 向上 至 3 mbits/s 和 一个 48 MHz 外部 时钟
输入 (在 5 v).
这 rich 特性 设置 的 这 sc16c650a 是 有 通过 内部的 寄存器.
自动 硬件/软件 flow 控制, 可选择的 transmit 和 receive 先进先出
触发 水平的, 可选择的 TX 和 RX 波特 比率, modem 接口 控制, 和 一个 睡眠
模式 是 一些 的 这些 特性.
iow, iow 20, 21 16, 17 18, 19 I
写 输入.
当 也 iow 或者 iow 是 起作用的 (低 或者 高,
各自) 和 当 这 uart 是 选择, 这 cpu 是 允许 至
写 控制 words 或者 数据 在 一个 选择 uart 寄存器. 仅有的 一个 的
这些 输入 是 必需的 至 转移 数据 在 一个 写 运作; 这
其它 输入 应当 是 系 至 它的 inactive 水平的 (i.e., iow 系 低 或者
iow 系 高).
XTAL1 18 14 16 I
结晶 连接 或者 外部 时钟 输入.
XTAL2
[1]
19 15 17 O
结晶 连接 或者 这 倒置 的 xtal1 如果 xtal1 是 驱动.
表格 2: 管脚 描述
…continued
标识 管脚 类型 描述
PLCC44 LQFP48 DIP40