ADS8325
6
SBAS226A
www.德州仪器.com
D
输出
1.4v
测试 要点
3k
Ω
100pF
C
加载
加载 电路 为 t
dDO
, t
r
, 和 t
f
电压 波形 为 d
输出
上升 和 下降 时间, t
r
, t
f
电压 波形 为 d
输出
延迟 时间, t
dDO
电压 波形 为 t
dis
电压 波形 为 t
en
加载 电路 为 t
dis
和 t
en
t
r
D
输出
90%
10%
t
f
D
输出
测试 要点
t
dis
波形 2, t
en
V
CC
t
dis
波形 1
100pF
C
加载
3k
Ω
t
dis
cs/shdn
D
输出
波形 1
(1)
D
输出
波形 2
(2)
90%
10%
90%
41
B15
5
t
en
cs/shdn
DCLOCK
D
输出
t
dDO
D
输出
DCLOCK
t
hDO
注释: (1) 波形 1 是 为 一个 输出 和 内部的
情况 此类 那 这 输出 是 高 除非 无能 用 这
输出 控制. (2) 波形 2 是 为 一个 输出 和 内部的
情况 此类 那 这 输出 是 低 除非 无能 用 这
输出 控制.
定时 图解 和 测试 电路 为 这 参数 在 这 定时 特性 表格.
cs/shdn
D
输出
DCLOCK
完全 循环
电源 向下
ConversionSample
使用 积极的 时钟 边缘 为 数据 转移
t
SUCS
t
CONV
t
SMPL
便条: 一个 最小 的 22 时钟 循环 是 必需的 为 16-位 转换. 显示 是 24 时钟 循环.
如果 cs 仍然是 低 在 这 终止 的 转换, 一个 新 datastream 和 lsb-第一 是 shifted 输出 又一次.
B15
(msb)
B14 B13 B12 B11 B10 B9 B8 B0
(lsb)
B7 B1B6 B2B5 B3B4
hi-z
0
hi-z
t
CSD
定时 特性
标识 描述 最小值 典型值 最大值 单位
t
SMPL
相似物 输入 样本 时间 4.5 5.0 clk 循环
t
CONV
转换 时间 16 clk 循环
t
CYC
throughput 比率 100 kHz
t
CSD
cs 下落 至 dclock 低 0ns
t
SUCS
cs 下落 至 dclock rising 20 ns
t
HDO
dclock 下落 至 电流 d
输出
不 有效的 5 15 ns
t
DIS
cs rising 至 d
输出
触发-状态 70 100 ns
t
EN
dclock 下落 至 d
输出
使能 20 50 ns
t
F
D
输出
下降 时间 5 25 ns
t
R
D
输出
上升 时间 7 25 ns
定时 图解