输入/输出 规格
数字的
环绕 和 fskbat 输出 是 标准 cmos 输出 和
电压 swings 在 v
SS
和 v
DD
.
pwr 是 一个 逻辑 输入. 一个 水平的 转换器 电路 是 在 碎片 至
准许 这 逻辑 信号 那 摆动 在 v
SS
和 v
DD
至 是
内部 转变 至 信号 那 摆动 在 v
SS
和
V
在
. 它 应当 是 指出 那 至 降低 电源 消耗量
造成 用 通过 电流 在 逻辑 门, 这 pwr 输入 应当
总是 摆动 至 在里面 100 mv 的 v
SS
或者 v
DD
. 这 pwr
输入 信号 是 低 当 这
ICS1660
是 在 更小的 电源 模式
waiting 为 一个 新当选的 call.
这 lfilter 输出 是 一个 标准 cmos 输出 powered 从
vdd. 这个 输出 有 一个 内部的 电阻 和 一个 典型 值
的 30k
Ω
. 这个 是 使用 在 conjunction 和 这 外部 电容
显示 在 这 块 图解 至 表格 这 循环 过滤 为 这 pll.
相似物
这 值 的 这 环绕 发现 是 作 先前 discussed 35.0v
rms 典型. 这 真实的 值 是 设置 用 这 选择 的 这
外部 电阻器 那 是 连接 至 这 linea 和 lineb
输入. 这 相一致 的 这些 电阻器 至 这 内部的 8.1k
Ω
电阻器 是 也 一个 因素. 这 信号 水平的 在 这 碎片 那 将
导致 一个 环绕 是 这 bandgap 电压, (1.25v) 或者 在下.
这 碎片 是 设计 为 一个 输入 信号 水平的 的 -12.5dbm 至
-28.5dbm 在 900 ohms. 这个 translates 至 一个 信号 那 是
在 100 mv 和 636 mv 顶峰 至 顶峰.
这 过滤 部分 应当 是 连接 作 显示 在 这 块
图解. 使用 这 外部 电容 作 显示, 和 假设
名义上的 值 在 这 内部的 电阻器, 这 corner 发生率
是 900 hz 和 3860 hz.
一个 外部 电阻 和 一个 值 的 大概 330k
Ω
是
连接 在 这 lfilter 和 postf 焊盘. 这个 resis-
tor along 和 这 外部 电容 显示 在 这 块 dia-
gram 表格 这 邮递 过滤. 这个 邮递 过滤 是 使用 在 conjunction
和 这 比较器 至 做这 fsk demodulation.
绝对 最大 比率
*
(电压 关联 至 v
SS
)
供应 电压 . . . . . . . . V
在
. . . . . . . . . -0.5v 至 +10v
电压 在 任何 输入 . . . . . . . . . . . . . . . . . -0.5v 至 v
DD
+ 0.5v
运作 温度 范围 . . . . . . . . . . . -55
°
c 至 +125
°
C
存储 温度 范围 . . . . . . . . . . . . . -50
°
c 至 150
°
C
* 绝对 最大 比率 是 那些 值 在之外 这个 这 安全 的 这个 设备 不能 是 有保证的.
这些 值 是 不 推荐 运行 情况.
ICS1660
6