首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:403875
 
资料名称:IMP16C554
 
文件大小: 510.97K
   
说明
 
介绍:
Quad Universal Asynchronous Receiver/Transmitter (UART) with FIFOs
 
 


: 点此下载
  浏览型号IMP16C554的Datasheet PDF文件第1页
1
浏览型号IMP16C554的Datasheet PDF文件第2页
2
浏览型号IMP16C554的Datasheet PDF文件第3页
3
浏览型号IMP16C554的Datasheet PDF文件第4页
4

5
浏览型号IMP16C554的Datasheet PDF文件第6页
6
浏览型号IMP16C554的Datasheet PDF文件第7页
7
浏览型号IMP16C554的Datasheet PDF文件第8页
8
浏览型号IMP16C554的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
IMP16C554一个CCESSIBLEREGISTERS
a2a1a0 registe
r
位-7 位-6 位-5 位-4 bit-3 位-2 位-1 位-0
0 0 0 RHR 位-7 位-6 位-5 位-4 位-3 位-2
位-1 位-0
0 0 0 THR 位-7 位-6 位-5 位-4 位-3 位-2 位-1 位-0
0 0 1 IER 0 0 0 0 Modem
状态
interrup
t
Receiv
e 线条
状态
interru
pt
Transmi
t
支持
寄存器
Receive
支持
寄存器
0 1 0 FCR RCV
R
trigge
r
(msb
)
RCV
R
trigge
r
(lsb)
0 0 DMA
模式
选择
XMITF
IFO
重置
RCVRF
IFO
重置
先进先出
使能
0 1 0 ISR 0/fif
Os
enabl
ed
0/fif
Os
enabl
ed
0 0 int
priority
位-2
Int
priority
位-1
Int
priority
位-0
Int
状态
0 1 1 LCR Divis
或者
获得
enabl
e
设置
破裂
设置
parity
甚至
parity
Parity
使能
St运算
文字
长度
位-1
文字
长度
位-0
1 0 0 MCR 0 0 0 循环
后面的
INT
使能
使用
rts* dtr*
1 0 1 LSR o/fif
O
错误
trans
empt
y
trans
holdi
ng
empt
y
破裂
interr
upt
framing
错误
parity
错误
overrun
错误
receive
数据
准备好
1 1 0 MSR CD RI DSR CTS delta
CD*
delta
RI*
delta
DSR*
delta
CTS*
1 1 1 SPR 位-7 位-6 位-5 位-4 位-3 位-2 位-1 位-0
0 0 0 DLL 位-7 位-6 位-5 位-4 位-3 位-2 位-1 位-0
0 0 1 DLM 位-15 位-14 位-13 位-12 位-11 位-10 位-9 位-8
dll 和 dlm 是 accessible 仅有的 当 lcr 位-7 是 设置 至 “1”.
5
408-432-9100/www.impweb.com© 2002 imP, 公司
IMP16C554
IMP16C554
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com