4-2
引脚
HIP9011
(soic)
顶 视图
11
12
13
14
15
16
17
18
20
19
10
9
8
7
6
5
4
3
2
1
V
DD
VMID
INTOUT
int/
支撑
CS
所以
SI
SCK
测试
CH1IN
CH1FB
CH0FB
CH0IN
地
NC
NC
OSCIN
OSCOUT
CH0NI
CH1NI
管脚 描述
管脚
号码 DESIGNATION 描述
1V
DD
five volt 电源 输入.
2 地 这个 管脚 是 系 至 地面.
3V
MID
这个 管脚 是 连接 至 这 内部的 mid-供应 发生器 和 是 brought 输出 为 bypassing 用 一个 0.022
µ
F 电容.
4 INTOUT 缓冲 输出 的 这 积分器. 输出 信号 是 使保持 用 一个 内部的 样本 和 支撑 电路 当 int/
支撑 是
低.
5, 6 NC 这些 管脚 是 不 内部 连接. 做 不 使用.
7 int/支撑 选择 whether 这 碎片 是 在 这 合并 模式 (输入 高) 或者 在 这 支撑 模式 (输入 低). 这个 管脚 有 一个
内部的 拉 向下.
8
CS 一个 低 输入 在 这个 管脚 使能 这 碎片 至 communicate 在 这 spi 总线. 这个 管脚 有 一个 内部的 拉-向上.
9 OSCIN 输入 至 反相器 使用 为 这 振荡器 电路. 一个 4MHz 结晶 或者 陶瓷的 共振器 是 连接 在 这个 管脚 和
管脚 10. 至 偏差 这 反相器, 一个 1.0m
Ω
至 10m
Ω
电阻 是 通常地 连接 在 这个 管脚 和 管脚 10.
10 OSCOUT 输出 的 这 反相器 使用 为 这 振荡器. 看 管脚 9 在之上.
11 所以 输出 的 这 碎片 SPI 数据 总线. 这个 是 一个 三-状态 输出 那 是 控制 通过 这 SPI 总线. 这 输出 是
放置 在 这 高 阻抗 状态 用 设置
CS 高 当 这 碎片 是 不 选择. 这个 高 阻抗 状态
能 也 是 编写程序 用 设置 这 LSB 的 这 预分频器 文字 至 1. 这个 将 引领 precedence 在 cs. 一个 0
使能 这 起作用的 状态. 这 diagnostic 模式 overrides 这些 情况.
12 SI 输入 的 这 碎片 spi 数据 总线. 数据 长度 是 第八 位. 这个 管脚 有 一个 内部的 拉-向上.
13 SCK 输入 从 这 SPI 时钟. 正常情况下 低, 这 数据 是 transferred 至 这 碎片 内部的 电路系统 在 这 下落 时钟
边缘. 这个 管脚 有 一个 内部的 拉 向上.
14
测试 一个 低 在 这个 管脚 places 这 碎片 在 这 diagnostic 模式. 为 正常的 运作 这个 管脚 是 系 高 或者 left 打开.
这个 管脚 有 一个 内部的 拉 向上.
15 CH1NI 非-反相的 输入 的 频道 一个.
16 CH1IN 反相的 输入 至 频道 一个 amplifier. 一个 电阻 是 系 从 这个 summing 输入 至 这 transducer. 一个 第二
电阻 是 系 在 这个 管脚 和 管脚 17, ch1fb 至 establish 这 增益 的 这 amplifier.
17 CH1FB 输出 的 这 频道 一个 amplifier. 这个 管脚 是 使用 至 应用 反馈.
18 CH0FB 输出 的 这 频道 零 amplifier. 这个 管脚 是 使用 至 应用 反馈.
19 CH0IN 反相的 输入 至 频道 零 amplifier. Remainder 一样 作 频道 一个 amplifier 除了 反馈 是 应用
从 管脚 18.
20 CH0NI 非-反相的 输入 的 频道 0. remainder 这 一样 作 管脚 16, 除了 反馈 是 应用 从 终端 18.
HIP9011