首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:406411
 
资料名称:TLC3544IPWR
 
文件大小: 790.27K
   
说明
 
介绍:
5-V ANALOG, 3-/5-V DIGITAL, 14-BIT, 200-KSPS, 4-/8-CHANNELS SERIAL ANALOG-TO-DIGITAL CONVERTERS WITH 0-5 V (PSEUDODIFFERENTIAL) INPUTS
 
 


: 点此下载
  浏览型号TLC3544IPWR的Datasheet PDF文件第5页
5
浏览型号TLC3544IPWR的Datasheet PDF文件第6页
6
浏览型号TLC3544IPWR的Datasheet PDF文件第7页
7
浏览型号TLC3544IPWR的Datasheet PDF文件第8页
8

9
浏览型号TLC3544IPWR的Datasheet PDF文件第10页
10
浏览型号TLC3544IPWR的Datasheet PDF文件第11页
11
浏览型号TLC3544IPWR的Datasheet PDF文件第12页
12
浏览型号TLC3544IPWR的Datasheet PDF文件第13页
13
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
tlc3544, tlc3548
5-v 相似物, 3-/5-v 数字的, 14-bit, 200-ksps, 4-/8-channels 串行
相似物-至-数字的 转换器 和 0-5 v (pseudodifferential) 输入
SLAS266C
october 2000
修订 将 2003
9
邮递 办公室 盒 655303
达拉斯市, 德州 75265
定时 (所需的)东西 在 推荐 运行 自由-空气 温度 范围, av
DD
=5v,DV
DD
= 5 v, v
REFP
= 5 v, v
REFM
= 0 v, sclk 频率 = 25 mhz (除非 否则 指出)
sclk, sdi, sdo, eoc 和 int
参数 最小值 典型值 最大值 单位
t
(1)
循环 时间 SCLK 25 pF 加载
DV
DD
= 2.7 v 100
nst
c(1)
循环 时间 的 sclk 在 25-pf 加载
DV
DD
= 5 v
40
ns
t
w(1)
脉冲波 宽度, sclk 高 时间 在 25-pf 加载 40% 60% t
c(1)
t 上升 时间 INT EOC 10 pF 加载
DV
DD
= 5 v 6
nst
r(1)
上升 时间 为 int, eoc 在 10-pf 加载
DV
DD
= 2.7 v
10
ns
t 下降 时间 INT EOC 10 pF 加载
DV
DD
= 5 v 6
nst
f(1)
下降 时间 为 int, eoc 在 10-pf 加载
DV
DD
= 2.7 v
10
ns
t
su(1)
建制 时间, 新 sdi 有效的 (reaches 90% 最终 水平的) 在之前 下落 边缘 的 sclk, 在 25-pf
加载
6
ns
t
h(1)
支撑 时间, old sdi 支撑 (reaches 10% 的 old 数据 水平的) 之后 下落 边缘 的 sclk, 在
25-pf 加载
0
ns
t
延迟时间, 新 sdo 有效的 (reaches 90% 的 最终 水平的) 之后 sclk rising
DV
DD
= 5 v 0 10
nst
d(1)
延迟 时间, 新 sdo 有效的 (reaches 90% 的 最终 水平的) 之后 sclk rising
边缘, 在 10-pf 加载
DV
DD
= 2.7 v
0 23
ns
t
h(2)
支撑 时间, old sdo 支撑 (reaches 10% 的 old 数据 水平的) 之后 sclk rising 边缘, 在 10-pf
加载
0
ns
td(2)
延迟 时间, 延迟 从 sixteenth sclk 下落 边缘 至 eoc 下落 边缘, 正常的 抽样,
在 10-pf 加载
0 6 ns
t
d(3)
延迟 时间, 延迟 从 这 sixteenth 下落 边缘 的 sclk 至 int下落 边缘, 在 10-pf
加载 [see 这 (
) 翻倍 dagger 便条 和 便条 6]
t
(conv)
t
(conv)
+ 6
µ
s
这 最小 脉冲波 宽度 的 sclk 高 是 12.5 ns. 这 最小 脉冲波 宽度 的 sclk 低 是 12.5 ns.
指定 用 设计
便条 6: 为 正常的 短的 抽样, t
d(3)
是 这 延迟 从 16th 下落 边缘 的 sclk 至 int
下落 边缘.
为 正常的 长 抽样, t
d(3)
是 这 延迟 从 48th 下落 边缘 的 sclk 至 这 下落 边缘 的 int
.
转换 时间, t
(conv)
是 equal 至 18
×
osc + 15 ns 当 使用 内部的 osc 作 转换 时钟, 或者 72
×
t
c(1)
+ 15 ns 当 外部
sclk 是 转换 时钟 源.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com