tlc3544, tlc3548
5-v 相似物, 3-/5-v 数字的, 14-bit, 200-ksps, 4-/8-channels 串行
相似物-至-数字的 转换器 和 0-5 v (pseudodifferential) 输入
SLAS266C
–
october 2000
–
修订 将 2003
9
邮递 办公室 盒 655303
•
达拉斯市, 德州 75265
定时 (所需的)东西 在 推荐 运行 自由-空气 温度 范围, av
DD
=5v,DV
DD
= 5 v, v
REFP
= 5 v, v
REFM
= 0 v, sclk 频率 = 25 mhz (除非 否则 指出)
sclk, sdi, sdo, eoc 和 int
参数 最小值 典型值 最大值 单位
t
(1)
循环 时间 的 SCLK 在 25 pF 加载
DV
DD
= 2.7 v 100
nst
c(1)
循环 时间 的 sclk 在 25-pf 加载
DV
DD
= 5 v
40
†
ns
t
w(1)
脉冲波 宽度, sclk 高 时间 在 25-pf 加载 40% 60% t
c(1)
t 上升 时间 为 INT EOC 在 10 pF 加载
DV
DD
= 5 v 6
nst
r(1)
上升 时间 为 int, eoc 在 10-pf 加载
DV
DD
= 2.7 v
10
ns
t 下降 时间 为 INT EOC 在 10 pF 加载
DV
DD
= 5 v 6
nst
f(1)
下降 时间 为 int, eoc 在 10-pf 加载
DV
DD
= 2.7 v
10
ns
t
su(1)
建制 时间, 新 sdi 有效的 (reaches 90% 最终 水平的) 在之前 下落 边缘 的 sclk, 在 25-pf
加载
6
–
ns
t
h(1)
支撑 时间, old sdi 支撑 (reaches 10% 的 old 数据 水平的) 之后 下落 边缘 的 sclk, 在
25-pf 加载
0
–
ns
t
延迟时间, 新 sdo 有效的 (reaches 90% 的 最终 水平的) 之后 sclk rising
DV
DD
= 5 v 0 10
nst
d(1)
延迟 时间, 新 sdo 有效的 (reaches 90% 的 最终 水平的) 之后 sclk rising
边缘, 在 10-pf 加载
DV
DD
= 2.7 v
0 23
‡
ns
t
h(2)
支撑 时间, old sdo 支撑 (reaches 10% 的 old 数据 水平的) 之后 sclk rising 边缘, 在 10-pf
加载
0
–
ns
td(2)
延迟 时间, 延迟 从 sixteenth sclk 下落 边缘 至 eoc 下落 边缘, 正常的 抽样,
在 10-pf 加载
0 6 ns
t
d(3)
延迟 时间, 延迟 从 这 sixteenth 下落 边缘 的 sclk 至 int下落 边缘, 在 10-pf
加载 [see 这 (
‡
) 翻倍 dagger 便条 和 便条 6]
t
(conv)
t
(conv)
+ 6
µ
s
†
这 最小 脉冲波 宽度 的 sclk 高 是 12.5 ns. 这 最小 脉冲波 宽度 的 sclk 低 是 12.5 ns.
‡
指定 用 设计
便条 6: 为 正常的 短的 抽样, t
d(3)
是 这 延迟 从 16th 下落 边缘 的 sclk 至 int
下落 边缘.
为 正常的 长 抽样, t
d(3)
是 这 延迟 从 48th 下落 边缘 的 sclk 至 这 下落 边缘 的 int
.
转换 时间, t
(conv)
是 equal 至 18
×
osc + 15 ns 当 使用 内部的 osc 作 转换 时钟, 或者 72
×
t
c(1)
+ 15 ns 当 外部
sclk 是 转换 时钟 源.