IS42S32200B
ISSI
®
10
整体的 硅 解决方案, 公司 — www.issi.com —
1-800-379-4774
rev. 00C
09/29/03
7. 读 或者 写 至 bank m 列表 在 这 command (action) column 包含 读 或者 写 和 自动 precharge 使能
和 读 或者 写 和 自动 precharge 无能.
8. concurrent 自动 precharge: bank n 将 initiate 这 自动 precharge command 当 它的 burst 有 被 inter-
rupted 用 bank m’s burst.
9. burst 在 bank n 持续 作 initiated.
10. 为 一个 读 没有 自动 precharge interrupted 用 一个 读 (和 或者 没有 自动 precharge), 这 读 至 bank m 将 中断这
读 在 bank n, cas latency 后来的 (consecutive 读 bursts).
11. 为 一个 读 没有 自动 precharge interrupted 用 一个 写 (和 或者 没有 自动 precharge), 这 写 至 bank m 将 interrupt
这 读 在 bank n 当 注册 (读 至 写). dqm 应当 是 使用 一个 时钟 较早的 至 这 写 command 至 阻止
总线 contention.
12. 为 一个 写 没有 自动 precharge interrupted 用 一个 读 (和 或者 没有 自动 precharge), 这 读 至 bank m 将 中断
这 写 在 bank n 当 注册 (写 至 读), 和 这 数据-输出 appearing cas latency 后来的. 这 last 有效的 写 至
bank n 将 是 数据-在 注册 一个 时钟 较早的 至 这 读 至 bank m.
13. 为 一个 写 没有 自动 precharge interrupted 用 一个 写 (和 或者 没有 自动 precharge), 这 写 至 bank m 将 interrupt
这 写 在 bank n 当 注册 (写 至 写). 这 last 有效的 写 至 bank n 将 是 数据-在 注册 一个 时钟
较早的 至 这 读 至 bank m.
14. 为 一个 读 和 自动 precharge interrupted 用 一个 读 (和 或者 没有 自动 precharge), 这 读 至 bank m 将 中断 这
读 在 bank n, cas latency 后来的. 这 precharge 至 bank n 将 begin 当 这 读 至 bank m 是 注册 (图 cap 1).
15. 为 一个 读 和 自动 precharge interrupted 用 一个 写 (和 或者 没有 自动 precharge), 这 写 至 bank m 将 中断 the
读 在 bank n 当 注册. dqm 应当 是 使用 二 clocks 较早的 至 这 写 command 至 阻止 总线 contention. 这
precharge 至 bank n 将 begin 当 这 写 至 bank m 是 注册 (图 cap 2).
16. 为 一个 写 和 自动 precharge interrupted 用 一个 读 (和 或者 没有 自动 precharge), 这 读 至 bank m 将 中断 the
写 在 bank n 当 注册, 和 这 数据-输出 appearing cas latency 后来的. 这 precharge 至 bank n 将 begin 之后
t
WR
是 符合, 在哪里 t
WR
begins 当 这 读 至 bank m 是 注册. 这 last 有效的 写 至 bank n 将 是 数据-在 注册
一个 时钟 较早的 至 这 读 至 bank m (图 cap 3).
17. 为 一个 写 和 自动 precharge interrupted 用 一个 写 (和 或者 没有 自动 precharge), 这 写 至 bank m 将 中断这
写 在 bank n 当 注册. 这 precharge 至 bank n 将 begin 之后 t
WR
是 符合, 在哪里 t wr begins 当 这 写
至 bank m 是 注册. 这 last 有效的 写 至 bank n 将 是 数据 注册 一个 时钟 较早的 至 这 写 至 bank m (图 cap 4).