9397 750 13257 © koninklijke 飞利浦 electronics n.v. 2004. 所有 权利 保留.
产品 数据 薄板 rev. 01 — 8 十一月 2004 9 的 105
飞利浦 半导体
ISP1760
embedded hi-速 usb host 控制
DATA29 77 i/o 数据 位 29 输入 和 输出
双向的 垫子, 推-拉 输入, 三-状态 output, 4 毫安 输出
驱动, 3.3 v tolerant
DATA30 78 i/o 数据 位 30 输入 和 输出
双向的 垫子, 推-拉 输入, 三-状态 output, 4 毫安 输出
驱动, 3.3 v tolerant
地 79 - 数字的 地面
DATA31 80 i/o 数据 位 31 输入 和 输出
双向的 垫子, 推-拉 输入, 三-状态 output, 4 毫安 输出
驱动, 3.3 v tolerant
测试 81 - 连接 至 地面
A1 82 I 地址 管脚 1
输入, 3.3 v tolerant
V
cc(i/o)
83 P 数字的 供应; 1.65 V 至 3.6 v; 连接 一个 100 nf 解耦
电容
A2 84 I 地址 管脚 2
输入, 3.3 v tolerant
V
reg(1v8)
85 P 核心 电源 输出 (1.8 v); 内部的 1.8 V 为 这 数字的 核心; 使用 为
解耦; 连接 一个 100 nf 电容 和 一个 4.7
µ
Fto10
µ
F
电容
A3 86 I 地址 管脚 3
输入, 3.3 v tolerant
A4 87 I 地址 管脚 4
输入, 3.3 v tolerant
地 88 - 核心 地面
A5 89 I 地址 管脚 5
输入, 3.3 v tolerant
地 90 - 数字的 地面
A6 91 I 地址 管脚 6
输入, 3.3 v tolerant
A7 92 I 地址 管脚 7
输入, 3.3 v tolerant
A8 93 I 地址 管脚 8
输入, 3.3 v tolerant
V
cc(i/o)
94 P 数字的 供应; 1.65 V 至 3.6 v; 连接 一个 100 nf 解耦
电容
A9 95 I 地址 管脚 9
输入, 3.3 v tolerant
A10 96 I 地址 管脚 10
输入, 3.3 v tolerant
A11 97 I 地址 管脚 11
输入, 3.3 v tolerant
A12 98 I 地址 管脚 12
输入, 3.3 v tolerant
表格 2: 管脚 描述
…continued
标识
[1]
管脚 类型
[2]
描述