飞利浦 半导体
ISP1160
embedded usb host 控制
产品 数据 rev. 04 — 04 july 2003 7 的 88
9397 750 11371
© koninklijke 飞利浦 electronics n.v. 2003. 所有 权利 保留.
[1] 标识 names ending 和 underscore n (为 例子, 名字_n) 代表 起作用的 低 信号.
n.c. 48 - 非 连接; leave 这个 管脚 打开
n.c. 49 - 非 连接; leave 这个 管脚 打开
h_dm1 50 ai/o usb d
−
数据 线条 为 hc downstream 端口 1
h_dp1 51 ai/o usb d
+
数据 线条 为 hc downstream 端口 1
h_dm2 52 ai/o usb d
−
数据 线条 为 hc downstream 端口 2; 当 不 在
使用, 这个 管脚 必须 是 left 打开
h_dp2 53 ai/o usb d
+
数据 线条 为 hc downstream 端口 2; 当 不 在
使用, 这个 管脚 必须 是 left 打开
h_oc1_n 54 I overcurrent 感觉到 输入 为 hc downstream 端口 1
h_oc2_n 55 I overcurrent 感觉到 输入 为 hc downstream 端口 2
V
CC
56 - 数字的 电源 供应 输入 (3.0 V 至 3.6 v 或者
4.75 V 至 5.25 v). 这个 管脚 供应 这 内部的 3.3 V
调整器 输入. 当 连接 至 5 v, 这 内部的
调整器 将 输出 3.3 v 至 管脚 V
reg(3v3)
, v
HOLD1
和
V
HOLD2
. 当 连接 至 3.3 v, 它 将 绕过 这 内部的
调整器.
AGND 57 - 相似物 地面
V
reg(3v3)
58 - 内部的 3.3 v 调整器 输出; 当 管脚 V
CC
是 连接
至 5 v, 这个 管脚 输出 3.3 v. 当 管脚 V
CC
是 连接 至
3.3 v, 连接 这个 管脚 至 3.3 v.
A0 59 I 地址 输入; 选择 command (a0
=
1) 或者 数据 (a0
=
0)
低_pw 60 I 如果 低-电流 消耗量 (范围 的
µ
s) 是 需要 在
suspend, 连接 这个 管脚 至 地址 a1; 否则,
连接 至 dgnd
n.c. 61 - 非 连接; leave 这个 管脚 打开
DGND 62 - 数字的 地面
D0 63 i/o 位 0 的 双向的 数据; 回转-比率 控制; ttl 输入;
三-状态 输出
D1 64 i/o 位 1 的 双向的 数据; 回转-比率 控制; ttl 输入;
三-状态 输出
表格 2: 管脚 描述 为 lqfp64
…continued
标识
[1]
管脚 类型 描述