首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:410298
 
资料名称:ispLSI1024-60LH/883
 
文件大小: 147.19K
   
说明
 
介绍:
In-System Programmable High Density PLD
 
 


: 点此下载
  浏览型号ispLSI1024-60LH/883的Datasheet PDF文件第1页
1

2
浏览型号ispLSI1024-60LH/883的Datasheet PDF文件第3页
3
浏览型号ispLSI1024-60LH/883的Datasheet PDF文件第4页
4
浏览型号ispLSI1024-60LH/883的Datasheet PDF文件第5页
5
浏览型号ispLSI1024-60LH/883的Datasheet PDF文件第6页
6
浏览型号ispLSI1024-60LH/883的Datasheet PDF文件第7页
7
浏览型号ispLSI1024-60LH/883的Datasheet PDF文件第8页
8
浏览型号ispLSI1024-60LH/883的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
规格
isplsi 1024/883
2
这 设备 也 有 48 i/o cells, 各自 的 这个 是 直接地
连接 至 一个 i/o 管脚. 各自 i/o cell 能 是 individually
编写程序 至 是 一个 combinatorial 输入, 注册 在-
放, latched 输入, 输出 或者 bi-directional
i/o 管脚 和 3-状态 控制. additionally, 所有 输出 是
极性 可选择的, 起作用的 高 或者 起作用的 低. 这 信号
水平 是 ttl 兼容 电压 和 这 输出 驱动器
能 源 4 毫安 或者 下沉 8 毫安.
第八 glbs, 16 i/o cells, 二 专心致志的 输入 和 一个
orp 是 连接 一起 至 制造 一个 megablock (看
图示 1). 这 输出 的 这 第八 glbs 是 连接
至 一个 设置 的 16 普遍的 i/o cells 用 这 orp. 这 i/o cells
在里面 这 megablock 也 share 一个 一般 输出
使能 (oe) 信号. 这 isplsi 1024/883 设备 con-
tains 三 的 这些 megablocks.
函数的 块 图解
图示 1.isplsi 1024/883 函数的 块 图解
Y
0
Y
1
Y
2
Y
3
i/o 0
i/o 1
i/o 2
i/o 3
在 5
在 4
i/o 6
i/o 7
i/o 8
i/o 9
i/o 10
i/o 11
i/o 12
i/o 13
i/o 14
i/o 15
i/o 47
i/o 46
i/o 45
i/o 44
i/o 43
i/o 42
i/o 41
i/o 40
i/o 39
i/o 38
i/o 37
i/o 36
i/o 35
i/o 34
i/o 33
i/o 32
i/o
17
i/o
16
i/o
18
i/o
19
i/o
20
i/o
21
i/o
22
i/o
23
i/o
24
i/o
25
i/o
26
i/o
27
i/o
28
i/o
29
i/o
30
i/o
31
i/o 4
i/o 5
重置
Global
Routing
Pool
(grp)
输出 routing pool (orp)
clk 0
clk 1
clk 2
ioclk 0
ioclk 1
时钟
分发
网络
B0 B1 B2 B3 B4 B5 B6 B7
A0
A1
A2
A3
A4
A5
A6
A7
C7
C6
C5
C4
C3
C2
C1
C0
输出 routing pool (orp)
Generic
逻辑 blocks
(glbs)
Megablock
输出 routing pool (orp)
lnput 总线
输入 总线
ispEN
输入 总线
0139d_1024.eps
sdi/在 0
sdo/在 1
sclk/在 2
模式/在 3
这 grp 有 作 它的 输入 这 输出 从 所有 的 这 glbs
和 所有 的 这 输入 从 这 bi-directional i/o cells. 所有 的
这些 信号 是 制造 有 至 这 输入 的 这
glbs. 延迟 通过 这 grp 有 被 equalized 至
降低 定时 skew.
clocks 在 这 isplsi 1024/883 设备 是 选择 使用
这 时钟 分发 网络. 四 专心致志的 时钟 管脚
(y0, y1, y2 和 y3) 是 brought 在 这 分发
网络, 和 five 时钟 输出 (clk 0, clk 1, clk 2,
ioclk 0 和 ioclk 1) 是 提供 至 route clocks 至 这
glbs 和 i/o cells. 这 时钟 分发 网络 能
也 是 驱动 从 一个 特定的 时钟 glb (b4 在 这 isplsi
1024/883 设备). 这 逻辑 的 这个 glb 准许 这 用户
至 create 一个 内部的 时钟 从 一个 结合体 的 内部的
信号 在里面 这 设备.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com