128m gddr sdram
k4d263238e-gc
- 3 -
rev 1.7 (十一月. 2003)
这 k4d263238e 是 134,217,728 位 的 hyper 同步的 数据 比率 动态 内存 有组织的 作 4 x1,048,576 words 用
32 位, fabricated 和 samsung
’
s 高 效能 cmos 技术. 同步hronous 特性 和 数据 strobe 准许
极其 高 效能 向上 至 3.2gb/s/碎片. i/o transactions 是 可能 在两个都 edges 的 这 时钟 循环. 范围 的
运行 发生率, 可编程序的 burst 长度 和 programmable latencies 准许 这 设备 至 是 有用的 为 一个 多样性
的 高 效能 memory 系统 产品.
• vdd/vddq = 2.8v ± 5% 为 -gc25
• vdd/vddq = 2.5v ± 5% 为 -gc2a/33/36/40/45
• sstl_2 兼容 输入/输出
• 4 banks 运作
• mrs 循环 和 地址 关键 programs
-. 读 latency 3, 4, 5 (时钟)
-. burst 长度(2, 4, 8 和 全部 页)
-. burst 类型 (sequential &放大; interleave)
• 全部 页 burst 长度 为 sequential burst 类型 仅有的
• 开始 地址 的 这 全部 页 burst 应当 是 甚至
• 所有 输入 除了 数据 &放大; dm 是 抽样 在 这 积极的
going 边缘 的 这 系统 时钟
• 差别的 时钟 输入
一般 描述
特性
• 非 wrtie-interrupted 用 读 函数
• 4 dqs’s ( 1dqs / 字节 )
• 数据 i/o transactions 在两个都 edges 的 数据 strobe
• dll aligns dq 和 dqs transitions 和 时钟 转变
• 边缘 排整齐 数据 &放大; 数据 strobe 输出
• 中心 排整齐 数据 &放大; 数据 strobe 输入
• dm 为 写 masking 仅有的
• 自动 &放大; 自 refresh
• 32ms refresh 时期 (4k 循环)
• 144-球 fbga
• 最大 时钟 频率 向上 至 400mhz
• 最大 数据 比率 向上 至 800mbps/管脚
为 1m x 32bit x 4 bank ddr sdram
1m x 32bit x 4banks graphic 翻倍 数据比率 同步的 dram
和 bi-directional data strobe 和 dll
订货 信息
k4d263238e-vc 是 这 含铅的 自由 包装 部分 号码.
部分 非. 最大值 freq. 最大值 数据 比率 接口 包装
k4d263238e-gc25 400MHz 800mbps/管脚
sstl_2
(vdd/vddq=2.8v)
144-球 fbga
k4d263238e-gc2a 350MHz 700mbps/管脚
sstl_2
(vdd/vddq=2.5v)
k4d263238e-gc33 300MHz 600mbps/管脚
k4d263238e-gc36 275MHz 550mbps/管脚
k4d263238e-gc40 250MHz 500mbps/管脚
k4d263238e-gc45 222MHz 444mbps/管脚