首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:434971
 
资料名称:K7N403601B-QC13
 
文件大小: 387.3K
   
说明
 
介绍:
128Kx36 & 256Kx18 Pipelined NtRAMTM
 
 


: 点此下载
  浏览型号K7N403601B-QC13的Datasheet PDF文件第2页
2
浏览型号K7N403601B-QC13的Datasheet PDF文件第3页
3
浏览型号K7N403601B-QC13的Datasheet PDF文件第4页
4
浏览型号K7N403601B-QC13的Datasheet PDF文件第5页
5

6
浏览型号K7N403601B-QC13的Datasheet PDF文件第7页
7
浏览型号K7N403601B-QC13的Datasheet PDF文件第8页
8
浏览型号K7N403601B-QC13的Datasheet PDF文件第9页
9
浏览型号K7N403601B-QC13的Datasheet PDF文件第10页
10
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
K7N403609B
128kx36 &放大; 256kx18 pipelined n
t
内存
TM
- 6 -
rev 2.0
十一月 2003
K7N401809B
函数 描述
这 k7n403609b 和 k7n401809b 是 n
t
内存
TM
设计 至 支持 100% 总线 带宽用 eliminating turnaround 循环 当
那里 是 转变 从 读 至 写, 或者 恶行 对抗.
所有 输入 (和 这 例外 的 oe
, lbo和 zz) 是 同步 至 rising 时钟 edges.
所有 读, 写 和 deselect cycles 是 initiated 用 这 adv 输入. subsequentburst 地址 能 是 内部 发生 用 the
burst 进步 管脚 (adv). adv 应当 是 驱动 至 低 once 这 de恶行 有 被 deselected 在 顺序 至 加载 一个 新 地址 为 next
运作.
时钟 使能(cke
) 管脚 准许 这 运作 的 这 碎片 至是 suspended 作 长 作 需要. 当 cke是 高, 所有 同步的
输入 是 ignored 和 这 内部的 设备 registers 将 支撑 它们的 previous 值.
N
t
内存
TM
latches 外部 地址 和 initiates 一个 循环, 当 cke, adv 是 驱动 至 低 和 所有 三 碎片 使能(cs
1
, cs
2
, cs
2
)
是 起作用的 .
输出 使能(oe
) 能 是 使用 至 使不能运转 这输出 在 任何 给 时间.
读 运作 是 initiated 当 在 这 rising 边缘 的 这 时钟,这 地址 提交 至 这 地址 输入 是 latched 在 the
地址 寄存器, cke
是 驱动 低, 所有 三 碎片 使能(cs
1
, cs
2
, cs
2
) 是 起作用的, 这 写 使能 输入 信号 我们是 驱动
高, 和 adv 驱动 低.这 内部的 排列 是 读 在 这第一 rising 边缘 和 这 第二 rising 边缘 的 这 时钟 和 the 数据
是 latched 在 这 输出 寄存器. 在 这 第二 时钟 边缘 这 数据 是 驱动 输出 的 这 sram. 也 在 读 运作 oe
必须
是 驱动 低 为 这 设备 至 驱动 输出 这 要求 数据.
写 运作 occurs 当 我们
是 驱动 低 在 这 rising 边缘 的 这 时钟. bw[d:a] 能 是 使用 为 字节 写 运作. 这 pipe-
lined n
t
内存
TM
使用 一个 late-late 写 循环 至utilize 100% 的 这 带宽.
在 这 第一 rising 边缘 的 这 时钟, 我们
和 地址 是 注册, 和 这 数据 associated 和 那 地址 是 必需的 二 循环
后来的.
subsequent 地址 是 发生 用 adv 高 为 这 burst access 作 显示 在下. 这 开始 要点 的 这 burst seguence 是
提供 用 这 外部 地址. 这 burst 地址 计数器 wraps 周围 至 它的 最初的 状态 在之上 completion.
这 burst sequence 是 决定 用 这 状态 的 这 lbo
管脚. 当 这个 管脚 是 低,直线的 burst sequence 是 选择.
和 当 这个 管脚 是 高, interleaved burst sequence 是 选择.
在 正常的 运作, zz 必须 是 驱动 低. 当 zz 是 driven 高, 这 sram 将 enter 一个电源 睡眠 模式 之后 2 循环.
这个 时间, 内部的 状态 的 这 sram 是 preserved. 当 zz returns 至 低, 这 sram正常情况下 运作 之后 2 循环 的 wake up
时间.
burst sequence 表格
(interleaved burst, lbo=高)
便条 :
1. lbo
管脚 必须 是 系 至 高 或者 低, 和 floating 状态 必须 不 是 允许
.
LBO管脚
情况 1 情况 2 情况 3 情况 4
一个
1
一个
0
一个
1
一个
0
一个
1
一个
0
一个
1
一个
0
第一 地址
fourth 地址
0
0
1
1
0
1
0
1
0
0
1
1
1
0
1
0
1
1
0
0
0
1
0
1
1
1
0
0
1
0
1
0
bq 表格
(直线的 burst, lbo=低)
便条 :
1. lbo
管脚 必须 是 系 至 高 或者 低, 和 floating 状态 必须 不 是 允许
.
LBO管脚
情况 1 情况 2 情况 3 情况 4
一个
1
一个
0
一个
1
一个
0
一个
1
一个
0
一个
1
一个
0
第一 地址
fourth 地址
0
0
1
1
0
1
0
1
0
1
1
0
1
0
1
0
1
1
0
0
0
1
0
1
1
0
0
1
1
0
1
0
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com