ks8803b 10/15ch pll
管脚 描述
管脚 非 标识 描述
11 PDT
•
阶段 探测器 输出 为Tx
•
pdt 发现 这 阶段 错误 从tx pll
和 它的 输出 是 连接 至 外部 低
通过 过滤
12 V
SS
•
这个 管脚 是 负的 供应 的 这 ic.
•
它 通常地 grounded
13 PDR
•
阶段 探测器 输出 为Rx
•
pdr 发现 这 阶段 错误 从rx pll
和 它的 输出 是 连接 至 外部 低
通过 过滤
14 RIF
•
输入 的 可编程序的 分隔物 为rx.
•
交流 连接 和 vco
•
在 情况 的 lager 信号 (标准 cmos
逻辑), 它 needs 直流 连接
•
最小值 输入 电压 是 0.1vrms
15 V
DD
•
这个 管脚 是 积极的 供应 的 这 ic
•
它的 涉及 是 v
SS
, 和 正常情况下
+3.0v ~ + 5.5v 更多 积极的 比 v
SS
16 osc 在
•
x-talosc 连接 管脚
•
这个 输入 发生 这 涉及 频率
当 它 是 连接 至 管脚 1 和 外部
osc