2
块 图解
simplified 电源 系统 图解
函数的 管脚 描述
VID3 (管脚 1), VID2 (管脚 2), VID1 (管脚 3), VID0 (管脚 4)
和 vid25mv (管脚 5)
电压 identification 输入 从 微处理器. 这些 管脚
respond 至 TTL 和 3.3v 逻辑 信号. 这 ISL6562 decodes
vid 位 至 establish 这 输出 电压. 看 表格 1.
竞赛 (管脚 6)
输出 的 这 内部的 跨导 错误 amplifier.
电压 在 这个 终端 sets 这 输出 电流 水平的 的 这
电流 sense 比较器. 拉 这个 管脚 至 地面
使不能运转 这 振荡器 和 驱动 两个都 pwm 输出 低.
fb (管脚 7)
反相的 输入 的 这 内部的 跨导 错误
amplifier.
ct (管脚 8)
一个 电容 在 这个 终端 sets 这 频率 的 这 内部的
振荡器.
地 (管脚 9)
偏差 和 涉及 地面. 所有 信号 是 关联 至 这个
管脚.
pwrgd (管脚 10)
打开 流 连接. 一个 高 电压 水平的 在 这个 管脚 和 一个
电阻 连接 至 这个 终端 和 vcc indicates 那
核心 电压 是 在 这 恰当的 水平的,
CS+ (管脚 11) 和 cs- (管脚 14)
这些 输入 监控 这
供应 电流 至 这 转换器 积极的 输入 电压. CS+ 是
连接 直接地 至 这 decoupled 供应 电压 和
电流 抽样 电阻. cs- 是 连接 至 这 其它 终止
的 这 电流 抽样 电阻 和 这 upper drains 的 这
序列 晶体管.
pwm2 (管脚 12) 和 pwm1 (管脚 13)
pwm 输出 连接 至 这 门 驱动器 ics.
ref (管脚 15)
三 volt 供应 使用 至 偏差 这 输出 的 这
跨导 amplifier.
V
CC
(管脚 16)
偏差 供应. 连接 这个 管脚 至 一个 12v 供应.
d/一个
UV
OVP
e/一个
CMP
PWM1
PWM2
CS+
cs-
地
REF
VCC
FB
VID3
VID2
VID1
VID0
VID25mV
竞赛
振荡器
x1.24
PWRGD
3v 涉及
偏差 电路
uvlo 和
CT
控制
逻辑
+
-
+
-
+
-
x 0.82
+
-
同步的
ISL6562
微处理器
FB
VID
调整的 buck
频道
同步的
调整的 buck
频道
pwm 1
pwm 2
VID3
VID2
VID1
VID0
VID25mV
CT
PWRGD
REF
PWM1
PWM2
VCC
FB
cs-
竞赛 CS+
地
14
15
16
9
13
12
11
10
1
2
3
4
5
7
6
8
ISL6562