这 L9822NDMOS 输出是 一个 低 运行电源
设备 featu-环绕, 第八 1
Ω
R
DSON
DMOS 驱动器
和 瞬时 保护 电路 在 输出 stages.
各自 频道是 independentlycontrolled 用 一个 输出-
放 获得 和一个 一般 重置 线条 这个 使不能运转
所有 第八 输出. 这 驱动器 有 低 饱和 和
shortcircuit protectionand能驱动 inductiveandre-
sistive 负载 此类 作 solenoids, lamps 和 relais.
数据是 transmitted至这 deviceserially使用这se-
rial附带的 接口(spi) 协议.这 电路 re-
ceives 8 位 串行 数据 用 意思 的 这 串行 输入
(si) 这个 是 贮存 在 一个 内部的 寄存器 至 控制
这 输出 驱动器. 这 串行 输出 (所以) 提供 8
位 的 diagnostic 数据 representing 这 电压 水平的
在 这 驱动器 输出. 这个 准许 这 微处理器
至 diagnose这 情况 的 这 输出 驱动器.
这 输出 饱和 电压 是 监控 用 一个
比较器 为 一个 输出 的 饱和 情况 和 是
能 至 unlatch这 particular驱动器 通过 这 故障
重置 线条. 这个 电路 是 也 cascadable 和 ano-
ther octal 驱动器 在 顺序 至 jam 8 位 多样的 数据.
这 设备 是 选择 当 这 碎片 使能 (ce)
线条 是 低.
Additionally 这 (所以) 是 放置 在 一个 触发-状态 模式
当 这 设备 是 deselected. 这 负的 边缘
的 这 (ce) transfers 这 电压 水平的 的 这 驱动器
至这 变换 寄存器和 这 积极的边缘 的 这 (ce)
latches这 新 数据从 这变换 寄存器至 这 dri-
vers. 当 CE 是 低, 数据 位 包含 在 这
变换 寄存器 是 transferred 至 所以 输出 在 每
SCLK 积极的 转变 当 数据 位 呈现 在 SI
输入 是 latched在 这 变换 寄存器 在 每 SCLK
负的转变.
内部的 Blocks 描述
这 内部的 architecture 的 这 设备 是 为基础 在
这 三 内部的 主要的 blocks : 这 octal 变换 regi-
ster 为 talking 至 这 SPI 总线, 这 octal 获得 为 hol-
ding 控制位 写 在 这 设备和 这 octal
加载 驱动器 排列.
变换 寄存器
这 变换 寄存器 有 两个都 串行 和 并行的 输入
和 串行 和 并行的 输出. 这 串行 输入 交流-
cepts 数据 从 这 SPI 总线 和 这串行 输出si-
multaneously 发送 数据 在 这 SPI 总线. 这
并行的输出是 latched 在 这 并行的 获得 在-
一侧 这 L9822N 在 这 终止 的 一个 数据 转移. 这
并行的 输入 jam diagnostic 数据 在 这 变换 re-
gister 在 这 beginning 的 一个 数据 转移 循环.
并行的 获得
这 并行的 获得 holds 这 输入 数据 从 这 变换
寄存器. 这个 数据 然后 actuates 这 输出 stages.
单独的 寄存器 在 这 获得 将 是 cleared 用
故障 情况 在 顺序 至 保护 这 使负荷过重
输出stages. 这 全部 获得 将 也 是 cleared
用 这 重置 信号.
输出 Stages
这 输出stages提供一个 起作用的低驱动 信号
合适的 为 0.75a 持续的 负载. 这 输出
有 内部的 zeners 设置 至 36 伏特 至 clamp induc-
tive 过往旅客 在 转变-止. 各自 输出 也 有 一个
电压比较器observing这输出node.如果 这
电压 超过 1.8v 在 一个 在 输出 管脚, 一个 故障
情况 是 assumed 和 这 获得 驱动 这个 par-
ticular 平台 是 重置, turning 这 输出止 至 pro-
tect 它. 这 定时 的 这个 action 是 描述 在下.
这些 comparators 也 提供 diagnostic 喂养-
后面的 数据 至 这 变换 寄存器.additionally,这 com-
parators 包含 一个 内部的 pulldown 电流 这个
将 导致 这 cell 至 表明 一个 低 输出 电压 如果
这 输出 是 编写程序 止 和 这 输出 管脚
是 打开 短路.
定时 数据 转移
图示 #2 显示 这 整体的 定时 图解 从 一个
字节 转移 至 和 从 这 L9822NSP 使用 这
SPI 总线.
CE 高 至 低 转变
这 actionbegins 当这 碎片 使能(ce) 管脚 是
牵引的低.这 触发-状态串行输出(所以)管脚 驱动器
将 是 使能全部 时间 那 CE 是 低. 在 这 fal-
ling 边缘 的 这 CE 管脚, the diagnostic数据 从 这
电压comparators在 这 输出 stages 将 是 lat-
ched 在 这 变换 寄存器. 如果 一个 particular 输出 是
高, 一个 逻辑 一个 将 是 jammed 在 那 位 在 这
变换 寄存器. 如果 这 输出 是 低, 一个 逻辑 零 将 是
承载那里.这 大多数 重大的 位(07) 应当是
提交在 这 串行 输入 (si) 管脚. 一个 零 在 这个
管脚 将 程序 一个 输出在, 当 一个 一个 将 pro-
gram 这 输出 止.
SCLK Transitions
这 串行 时钟 (sclk) 管脚 应当 然后 是 牵引的
高.在 这个要点 这 diagnostic位 从这 大多数si-
gnificantoutput(07)将appearat 这所以管脚.一个 高
here indicates 那 这 07 管脚 是 高等级的 比 1.8v.
这 SCLK 管脚 应当然后 是 toggled低 然后 高.
新 所以 数据将 呈现下列的每rising 边缘
的 SCLK 和 新 SI 数据 将 是 latched 在 这
L9822N 变换 寄存器 在 这 下落 edges. 一个 unli-
mited数量 的数据将 是 shifted通过这de-
恶行变换 寄存器(在这 SI 管脚 和 输出这所以 管脚),
准许 这 其它 SPI 设备 至 是 倾泻 在 一个
daisy chain 和 这 l9822n.
函数的 描述
L9822N
5/9