lc863548b/40b/32b/28b/24b/20b/16b
非.7936-3/17
■
串行 接口
•
iic-总线 一致的 串行 在terface (multi-主控 类型)
组成 的 一个 单独的 建造-在 电路 和 二 i/o 途径. 这 二 数据 线条 和 二 时钟 线条 能 是 连接
内部.
■
pwm 输出
•
3-途径 × 7-位 pwm
■
计时器
•
计时器 0 : 16-位 计时器/计数器
和 2-位 预分频器 + 8-b它 可编程序的 预分频器
模式 0 : 二 8-位 计时器 和 一个 可编程序的 预分频器
模式 1 : 8-位 计时器 和 一个 可编程序的 预分频器 + 8-位 计数器
模式 2 : 16-位 计时器 和一个 可编程序的 预分频器
模式 3 : 16-位 计数器
这 决议 的 计时器 是 1 tcyc.
•
计时器 1 : 16-位 计时器/ pwm
模式 0 : 二 8-位 计时器
模式 1 : 8-位 计时器 + 8-位 pwm
模式 2 : 16-位 计时器
模式 3 : 一个 能变的-位 pwm (9 至 16 位)
在 模式 0/1, 这 决议 的 计时器/pwm 是 1 tcyc
在 模式 2/3, 这 决议 的 计时器/pwm 是 可选择的 用 程序 ; tcyc 或者 1/2 tcyc
•
根基 计时器
发生 每 500ms overflow 为 一个 时钟 应用
(使用 32.768khz 结晶 振动 为 这 根基 计时器 时钟)
发生 每 976
µ
s, 3.9ms, 15.6ms, 62.5ms overflow
(使用 32.768khz 结晶 振动 为 这 根基 计时器 时钟)
时钟 为 这 根基 计时器 是 可选择的 从 32.768khz crystal 振动, 系统 时钟 或者 可编程序的 预分频器
输出 的 计时器 0
■
偏远的 控制 接受者 电路 (connected 至 这 p73/在t3/t0in 终端)
•
噪音 拒绝 函数
•
极性 切换
■
看门狗 计时器
外部 rc 电路 是 必需的
中断 或者 系统 重置 是 使活动 当 这 计时器 overflows
■
只读存储器 纠正 函数
最大值 128-字节/2 地址
■
中断
•
13 来源 8 vectored 中断
1. 外部 中断 int0
2. 外部 中断 int1
3. 外部 中断 int2, 计时器/计数器 t0l (更小的 8-bits)
4. 外部 中断 int3, 根基 计时器
5. 计时器/计数器 t0h (upper 8-位)
6. 计时器 t1h, 计时器 t1l
7. vertical 同步的 信号 中断 (
VS
), horizontal 线条 (
HS
)
9. iic, 软件
•
中断 priority 控制
三 中断 priorities 是 supported (低, 高 和 最高的) 和 multi-水平的 嵌套 是 可能.
低 或者 高 priority 能 是 assigned 至 这 中断 从 3 至 8 列表 在之上.
为 这 外部 中断 int0 和 int1, 低 或者 最高的 priority 能 是 设置.