首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:45186
 
资料名称:AD8403ARU1
 
文件大小: 496.01K
   
说明
 
介绍:
1-/2-/4-Channel Digital Potentiometers
 
 


: 点此下载
  浏览型号AD8403ARU1的Datasheet PDF文件第9页
9
浏览型号AD8403ARU1的Datasheet PDF文件第10页
10
浏览型号AD8403ARU1的Datasheet PDF文件第11页
11
浏览型号AD8403ARU1的Datasheet PDF文件第12页
12

13
浏览型号AD8403ARU1的Datasheet PDF文件第14页
14
浏览型号AD8403ARU1的Datasheet PDF文件第15页
15
浏览型号AD8403ARU1的Datasheet PDF文件第16页
16
浏览型号AD8403ARU1的Datasheet PDF文件第17页
17
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
ad8400/ad8402/ad8403
rev. b
–13–
在哪里 dx 是 这 数据 包含 在 这 8-位 rdac# 获得, 和
R
BA
是 这 名义上的 终止-至-终止 阻抗. 为 例子, 当
V
一个
= 0 v 和 b 终端 是 打开 电路, 这 下列的 输出
阻抗 值 将 是 设置 为 这 下列的 rdac 获得 代号
(应用 至 10 k
电位器):
DR
WA
(dec) (
) 输出 状态
255 89 全部 规模
128 5050 midscale (
RS
= 0 情况)
1 10011 1 lsb
0 10050 零 规模
这 典型 分发 的 r
BA
频道-至-频道 matches
在里面
±
1%. 不管怎样, 设备-至-设备 相一致 是 处理 lot
依赖 having 一个
±
20% 变化. 这 改变 在 r
BA
温度 有 一个 积极的 500 ppm/
°
c 温度 系数.
这 wiper-至-终止-终端 阻抗 温度 系数
有 这 最好的 效能 在 这 10% 至 100% 的 调整
范围 在哪里 这 内部的 wiper 联系 switches 做 不 contribute
任何 重大的 温度 related errors. 这 图表 在 图示
11 显示 这 效能 的 r
WB
tempco vs. 代号, 使用 这
trimmer 和 代号 在下 32 结果 在 这 大 温度
coefficients plotted.
程序编制 这 分压器 分隔物
电压 输出 运作
这 数字的 分压器 容易地 发生 一个 输出 电压
均衡的 至 这 输入 电压 应用 至 一个 给 终端.
为 例子, 连接 一个 终端 至 +5 v 和 b 终端 至
地面 生产 一个 输出 电压 在 这 wiper 开始 在 零
伏特 向上 至 1 lsb 较少 比 +5 v. 各自 lsb 的 电压 是 equal
至 这 电压 应用 横过 终端 ab 分隔 用 这 256
位置 决议 的 这 分压器 分隔物. 这 一般
等式 defining 这 输出 电压 和 遵守 至 地面 为
任何 给 输入 电压 应用 至 terminals ab 是:
V
W
(
Dx
) =
Dx
/256
×
V
AB
+
V
B
等式 4
运作 的 这 数字的 分压器 在 这 分隔物 模式 re-
sults 在 更多 精确 运作 在 温度. here 这
输出 电压 是 依赖 在 这 比率 的 这 内部的 电阻器,
不 这 绝对 值; 因此, 这 温度 逐渐变化 改进
至 15 ppm/
°
c.
在 这 更小的 wiper 位置 settings, 这 分压器 分隔物
温度 系数 增加 预定的 至 这 contributions 的 这
cmos 转变 wiper 阻抗 becoming 一个 appreciable portion
的 这 总的 阻抗 从 终端 b 至 这 wiper. 看 图示 10
为 一个 plot 的 分压器 tempco 效能 相比 代号
设置.
数字的 接合
这 ad8400/ad8402/ad8403 包含 一个 标准 spi com-
patible 三-线 串行 输入 控制 接口. 这 三 输入
是 时钟 (clk),
CS
和 串行 数据 输入 (sdi). 这 积极的-
边缘 敏感的 clk 输入 需要 clean transitions 至 避免
clocking incorrect 数据 在 这 串行 输入 寄存器. 为 最好的 re-
sults 使用 逻辑 transitions faster 比 1 v/
µ
s. 标准 逻辑
families 工作 好. 如果 机械的 switches 是 使用 为 产品
evaluation, 它们 应当 是 debounced 用 一个 flip-flop 或者 其它
合适的 意思. 这 图示 38 块 图解 显示 更多 detail
的 这 内部的 数字的 电路系统. 当
CS
是 带去 起作用的 低, 这
时钟 负载 数据 在 这 10-位 串行 寄存器 在 各自 积极的
时钟 边缘 (看 表格 ii).
R
DAC
LAT
#1
A1
W1
B1
V
DD
AD8400
CS
CLK
8
D7
D0
EN
地址
DEC
A1
A0
SDI
DI
SER
REG
D0
D7
10-位
一个.
R
DAC
LAT
#1
R
AGND
RS
A1
W1
B1
V
DD
AD8402
CS
CLK
8
D7
D0
R
DAC
LAT
#2
R
A4
W4
B4
D7
D0
EN
地址
DEC
A1
A0
SDI
DI
10-位
SER
REG
D0
SHDN
DGND
D7
b.
R
DAC
LAT
#1
R
AGND
RS
A1
W1
B1
V
DD
AD8403
CS
CLK
SDO
8
D7
D0
R
DAC
LAT
#4
R
A4
W4
B4
D7
D0
EN
地址
DEC
A1
A0
D7
SDI
DI
SER
REG
D0
SHDN
DGND
c.
图示 38. 块 图解
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com