2.0 程序编制 描述
(持续)
2.5.1 锁 发现 数字的 过滤
这 锁 发现 数字的 过滤 比较 这 区别 在 这 阶段 的 这 输入 的 这 阶段 探测器 至 一个 RC 发生
延迟 的 大概 15 ns. 至 enter 这 锁 状态 (锁 = 高) 这 阶段 错误 必须 是 较少 比 这 15 ns RC 延迟 为
4 consecutive 涉及 循环. Once 在 锁 (锁 = 高), 这 RC 延迟 是 changed 至 大概 30 ns. 至 exit 这 锁
状态 (锁 = 低), 这 阶段 错误 必须 变为 更好 比 这 30 ns RC 延迟. 当 这 PLL 是 在 这 powerdown 模式,
锁 是 强迫 低. 一个 流动 chart 的 这 数字的 过滤 是 显示 在下.
2.5.2 典型 锁 发现 定时 (aux_pd_pol/主要的_pd_pol = 1)
ds100129-16
ds100129-17
11 www.国家的.com