6
LTC1045
APPLICATIONs iN为MATION
WUU
U
这 ltc1045 组成 的 六 电压 翻译 和
有关联的 控制 电路系统 (看 块 图解). 各自
翻译 有 一个 直线的 比较器 输入 平台 和 这
积极的 输入 brought 输出 separately. 这 负的 输入
的 这 第一 四 comparators 是 系 在 一般 至 v
TRIP1
和 这 负的 输入 的 这 last 二 comparators 是
系 在 一般 至 v
TRIP2
. 和 这些 输入 这 切换
要点 的 这 comparators 能 是 设置 anywhere 在里面 这
一般 模式 范围 的 v
–
至 v
+
– 2v. 至 改进 噪音
免除 各自 比较器 有 一个 小 建造-在 hysteresis.
hysteresis varies 和 偏差 电流 从 7mv 在 低 偏差
电流 至 20mv 在 高 偏差 电流 (看 典型 曲线 的
hysteresis vs r
设置
).
设置 这 偏差 电流
不像 cmos 逻辑, 任何 直线的 cmos 电路 必须 绘制
一些 安静的 电流. 这 偏差 发生器 (块 dia-
gram) 准许 这 安静的 电流 的 这 comparators 至
是 varied. 偏差 电流 是 编写程序 和 一个 外部
电阻 (看 典型 曲线 的 i
+
vs r
设置
). 作 这 偏差
电流 是 decreased, 这 ltc1045 slows 向下 (看
典型 曲线 的 延迟 时间 vs r
设置
).
关闭 电源 止 和 闭锁 这 输出
在 增加 至 设置 这 偏差 电流, 这 i
设置
管脚 shuts
电源 完全地 止 和 latches 这 翻译 输出.
至 做 这个, 这 i
设置
管脚 必须 是 强迫 至 v
+
– 0.5v. 作
显示 在 图示 4, 一个 cmos 门 或者 一个 ttl 门 和 一个
电阻 拉-向上 做 这个 quite nicely. 甚至 though 电源
图示 4. 驱动 这 i
设置
管脚 和 逻辑
图示 5. 输出 驱动器
是 转变 止 至 这 直线的 电路系统, 这 cmos 输出 逻辑
是 powered 和 维持 这 输出 状态. 和 非 直流
加载 在 这 输出, 电源 消耗, 为 所有 实际的
目的, 是 零.
闭锁 这 输出 是 快—典型地 80ns 从 这 rising
边缘 的 i
设置
. going 从 这 latched 至 流动-通过 状态
是 更 slower—典型地 1.5
µ
s 从 这 下落 边缘 的
I
设置
. 这个 时间 是 设置 用 这 比较器’s 电源-向上 时间.
在 这 电源-向上 时间, 这 输出 能 假设 false
states. 至 避免 问题, 这 输出 应当 不 是
考虑 有效的 直到 2
µ
s 至 5
µ
s 之后 这 下落 边缘 的
I
设置
.
putting 这 输出 在 hi-z 状态
一个 使不能运转 输入 sets 这 六 输出 至 一个 高 阻抗
状态. 这个 准许 这 ltc1045 至 是 连接 至 一个 数据
总线. 当 使不能运转 = “1” 这 输出 是 高 阻抗
和 当 使不能运转 = “0” 它们 是 起作用的. 和 ttl
供应, v
+
= 4.5v 至 5.5v 和 v
–
= 地, 这 使不能运转
输入 是 ttl 兼容.
电源 供应
那里 是 四 电源 供应 在 这 ltc1045: v
+
, v
–
,
V
OH
和 v
OL
. 它们 能 是 连接 almost arbitrarily, 但是
那里 是 一个 few restrictions. 一个 最小 差别的 必须
exist 在 v
+
和 v
–
和 v
OH
和 v
OL
. 这 v
+
至 v
–
差别的 必须 是 在 least 4.5v 和 这 v
OH
至 v
OL
差别的 必须 是 在 least 3v. 另一 restriction 是
造成 用 这 内部的 parasitic 二极管 d1 (看 图示 5).
OUTPUT
管脚
V
+
V
+
V
+
V
OH
D1
P1
N1
V
OL
V
OL
V
OL
使不能运转
数据
使不能运转
1045 f05
10
20
V+
4.5v 至 15v
12
LTC1045
10
1045 f04
20
100k
V+
4.5v 至 5.5v
12
LTC1045
(b) ttl
(一个) cmos