7
LTC1063
pi fu ctio s
U
UU
过滤’s 直流 输出 补偿 (图示 1). r
在
应当, 不管怎样, 是
限制 至 一个 最大 值 (表格 1), 否则 这 过滤’s
passband flatness 将 是 影响. 谈及 至 这 applica-
tions 信息 部分 为 更多 详细信息.
输出 管脚 (管脚 7, n 包装)
管脚 7 是 这 过滤 输出. 这个 管脚 能 典型地 源 在
20ma 和 下沉 2ma. 管脚 7 应当 不 驱动 长 coax
cables, 否则 这 过滤’s 总的 调和的 扭曲量 将
降级.
时钟 输入 管脚 (管脚 5, n 包装)
一个 外部 时钟 当 应用 至 管脚 5 tunes 这 过滤
截止 频率. 这 时钟-至-截止 频率 比率 是
100:1. 这 高 (v
高
) 和 低 (v
低
) 时钟 逻辑
门槛 水平 是 illustrated 在 表格 2. 正方形的 波
clocks 和 职责 循环 在 30% 和 50% 是 strongly
推荐. sinewave clocks 是 不 推荐.
时钟 输出 管脚 (管脚 4, n 包装)
任何 外部 时钟 应用 至 这 时钟 输入 管脚 呈现
在 这 时钟 输出 管脚. 这 职责 循环 的 这 时钟 输出
相等 这 职责 循环 的 这 外部 时钟 应用 至 这
时钟 输入 管脚. 这 时钟 输出 管脚 swings 至 这 电源
供应 围栏. 当 这 ltc1063 是 使用 在 一个 自-clocking
模式, 这 时钟 的 这 内部的 振荡器 呈现 在 这
时钟 输出 管脚 和 一个 30% 职责 循环. 这 时钟 输出
管脚 能 是 使用 至 驱动 其它 ltc1063s 或者 其它 ics. 这
最大 电容, c
l(最大值)
, 这 时钟 输出 管脚 能
驱动 是 illustrated 在 图示 3.
表格 1. r
在(最大值)
vs 时钟 和 电源 供应
R
在(最大值)
V
S
=
±
7.5v V
S
=
±
5V V
S
=
±
2.5v
f
CLK
= 4mhz 2.2k – –
f
CLK
= 3mhz 3.4k 2.9k –
f
CLK
= 2mhz 5.5k 5k 2.7k
f
CLK
= 1mhz 11k 11k 9.2k
f
CLK
= 500khz 24k 23k 21k
f
CLK
= 100khz 120k 120k 110k
图示 1.
V
在
V
输出
1063 f01
V
–
V
+
R
在
1
2
3
4
8
7
6
5
LTC1063
f
CLK
表格 2. 时钟 管脚 门槛 水平
电源 供应 V
高
V
低
V
S
=
±
2.5v 1.5v 0.5v
V
S
=
±
5V 3V 1V
V
S
=
±
7.5v 4.5v 1.5v
V
S
=
±
8V 4.8v 1.6v
V
S
= 5v, 0v 4V 3V
V
S
= 12, 0v 9.6v 7.2v
V
S
=15v, 0v 12V 9V
图示 2. 测试 电路 为 thd
时钟 频率 (mhz)
1
最大 加载 电容 (pf )
200
180
160
140
120
100
80
60
40
20
0
310
1063 f03
245
6
78
9
V
S
= ±2.5v
V
S
= ±5v
V
S
= ±7.5v
T
一个
= 25°c
图示 3. 最大 加载 电容 在 这 时钟 输出 管脚
V
–
50k
V
+
0.1
µ
F
V
输出
1063 tc01
0.1
µ
F
时钟 在
–
+
LT1022
20pF
V
在
50k
8
7
6
5
1
2
3
4
LTC1063
测试 电路