$SSOLFDWLRQ ,qirupdwlrq
êðä
L1
$33/,&放大;$7,21 ,1)250$7,21
)ljxuh èã 7\SLFDO /$71 'hfrglqj &放大;lufxlw
/$71 'hfrglqj &放大;lufxlwv DQG
([whuqdo &放大;rpsrqhqwv
至 conserve 管脚, 这 线条 attenuation 输出 是 encoded 作
一个 简单的 串行 位 stream. 表格 4 提供 这 解码
输出 为 各自 equalizer 设置. 图示 5 是 一个 典型
解码 电路 为 这 latn 输出. 它 使用 一个 2-位 syn-
chronous 计数器 (half 的 一个 4-位 计数器) 和 同步的
重置, 和 一个 一双 的 flip-flops. 表格 5 lists 批准 crys-
tals 和 transformers.
9FF
5&放大;/.
&放大;, &放大;2
4
5
4'
4'
/ë/ì
/$71
&放大;, &放大;2
4
5
7DEOH éã /$71 2XWSXW &放大;rglqj
/ì /ë /lqh $WWHQXDWLRQ
í
í
ì
ì
í
ì
í
ì
íïí G%
ðæïè G%
ðìèïí G%
ðëëïè G%
7DEOH èã $SSURYHG &放大;u\vwdov DQG 7UDQVIRUPHUV
&放大;rpsrqhqw 0DQXIDFWXUHU 3DUW 1XPEHUV
&放大;u\vwdo 0ð7URQ 03ðì êåíåðíìí î éìééðííë
õçïìæç 0+]ô 0RQLWRU 3URGXFWV 06&放大;ìêììðíì%
&放大;76 .qljkwv çìæçðìåí
9DOSH\ )lvkhu 9)éä$ìç)1ì
8ï6ï &放大;u\vwdo 8ìåðìåðçìæç63
7[ 7UDQVIRUPHU %HOO )xvh íèèêðèííçð,&放大;
õ ì ã ë ô )(( )loð0dj çç=ìêíå
0LGFRP çæìðèåêë
3XOVH (qjlqhhulqj çèêèìñ çèææì
6FKRWW &放大;rus çæìëæêæí DQG çæìêíåèí
+$/2 7'çìðìëíè* DQG 7'çæðìëíè* õFRPER 7[î5[ô
5[ 7UDQIRUPHU )(( )loð0dj )( åííçðìèè
õ ì ã ì ô 0LGFRP çæìðèæäë
3XOVH (qjlqhhulqj çéäêç DQG çèææå
6FKRWW &放大;rus çæìêíåéí DQG çæìíäèìí
+$/2 7'çìðìëíè* DQG 7'çæðìëíè* õFRPER 7[î5[ô