输出 增益 设置: 设计 considera-
TIONS
(谈及 至 图示 4)
PWRO+ 和 PWRO– 是 低 阻抗 comple-
mentary 输出. 这 电压 在 这 nodes 是:
V
O
在 PWRO+
V
O
在 PWRO
V
O
=V
O
+V
O
– (总的 差别的 回馈)
R1 和 R2 是 一个 增益 设置 电阻 网络 和
这 中心 tap 连接 至 这 GS
R
输入. 一个
值 更好 比 10K
Ω
一个nd 较少 比 100K
Ω
为
R1 + R2 是 推荐 因为:
一个) 这 并行的 结合体 的 R1 + R2 和 RL
sets 这 总的 加载.
b) 这 总的 电容 在 这 GS
R
输入 和 这
并行的 结合体 的 R1 和 R2 定义 一个
时间 常量 这个 有 至 是 使减少到最低限度 至
避免 不精确.
如果 VA 代表 这 输出 电压 没有 任何
增益 设置 网络 连接, 你 能 有:
V
O
=AV
一个
在哪里 一个 =
1
+(
R
1
/r
2
)
4
+(
R
1
/r
2
)
为 设计 目的, 一个 有用的 表格 是 r1/r2 作 一个
函数 的 一个.
R1 / R2 =
4A –
1
1
–A
(容许的 值 为 一个 是 那些 这个 制造
r1/r2 积极的)
Examples 是:
如果 一个 = 1 (最大 输出), 然后
r1/r2 =
∞
或者 v(gs
R
)=v
O
;
i.e., GS
R
是 系 至 PWRO+
如果 一个 = 1/2. 然后
r1/r2 = 2
如果 一个 = 1/4 (最小 输出) 然后
r1/r2 = 0 或者 v(gs
R
)=v
O+
;
i.e., GSR 是 系 至 PWRO+
直流 特性
(t
amb
= 0 至 70
o
c, V
CC
= +5V
±
5%, V
BB
=–5V
±
5%, GRDA = 0v,除非 oth-
erwise 指定) 典型 值 是 为 T
amb
=25
o
C 和 名义上的 电源 供应 值.
标识 参数 测试 Conditions 最小值 典型值 最大值 单位
数字的 接口
I
IL
低 水平的 输入 电流 GRDD
≤
V
在
≤
V
IL
(便条 1) 10
µ
一个
I
IH
高 水平的 输入 电流 V
IH
≤
V
在
≤
V
CC
10
µ
一个
V
IL
输入 低 电压, 除了 CLKSEL 0.8 V
V
IH
输入 高 电压, 除了 CLKSEL 2.0 V
V
OL
输出 低 电压 I
OL
= 3.2ma 在 D
X
,ts
X
和
SIG
R
0.4 V
V
OH
输出 高 电压 I
OH
= 9.6ma 在 D
X
I
OH
= 1.2ma 在 SIG
R
2.4 V
V
ILO
输入 低 电压, CLKSEL (便条 2) V
BB
V
BB
+
0.5
V
V
IIO
输入 Intermediate 电压, CLKSEL GRDD
-0.5
0.5 V
V
IHO
输入 高 电压, CLKSEL V
CC
-
0.5
VCC V
C
OX
数字的 输出 电容 (便条 3) 5 pF
C
在
数字的 输入 电容 5 10 pF
注释:
1. V
在
是 这 电压 在 任何 数字的 管脚.
2. SIG
X
和 DCLK
R
是 TTL 水平的 输入 在 GRDD 和 V
CC
; 它们 是 也 pinstraps 为 模式 选择 当 系 至 V
BB
.
下面 这些 情况 V
ILO
是 这 输入 低 电压 必要条件.
3. Timing 参数 是 有保证的 为基础 在 一个 100pF 加载 电容.
向上 至 第八 数字的 输出 将 是 连接 至 一个 一般 PCM highway 没有 buffering, 假设 一个 板 电容 的 60pf.
M5913
7/17