首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:464621
 
资料名称:Am79C981JC
 
文件大小: 347.98K
   
说明
 
介绍:
Integrated Multiport Repeater Plus⑩ (IMR+⑩)
 
 


: 点此下载
  浏览型号Am79C981JC的Datasheet PDF文件第3页
3
浏览型号Am79C981JC的Datasheet PDF文件第4页
4
浏览型号Am79C981JC的Datasheet PDF文件第5页
5
浏览型号Am79C981JC的Datasheet PDF文件第6页
6

7
浏览型号Am79C981JC的Datasheet PDF文件第8页
8
浏览型号Am79C981JC的Datasheet PDF文件第9页
9
浏览型号Am79C981JC的Datasheet PDF文件第10页
10
浏览型号Am79C981JC的Datasheet PDF文件第11页
11
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
Am79C9811–77
初步的
REQ
要求
输出,起作用的 lOW
这个 管脚 是 driven lOw 当 这 imr+ 碎片 是 active.
一个 imr+ 碎片 是 active 当 它 有 一个 或者 更多 ports
接到 或者 colliding 或者 是 在 这 状态 在哪里 它 是 安静的
transmitting 数据 从 这 internal fifO.这 assertion
的 这个 信号 signifies 那 这 imr+ de恶行 是 要求-
ing 这 使用 的 这D一个t 和Jam 线条f或者 这 transfer 的
重复的 数据 或者 collision 状态 至 其它 imr+ de恶行s.
RST
重置
输入,起作用的 lOW
Driving 这个 管脚 lOw resets 这 internal 逻辑 的 这
imr+ device.重置 应当 是 synchronized 至 这 x
1
clock 如果 也expansion 或者 port activity 监控 是 使用.
RXD+
0–7
, rxd–
0–7
receive 数据
输入
10base-t port differential receive 输入 (8 ports).
SCLK
串行 clock
输入
在 非rmal 运行 mode, serial 数据 (输入 或者 输出)
是 clocked (在 或者 输出) 在 这rising 边缘 的 这 信号 在
这个 管脚.sclk 是 异步的 至 x
1
和 能 operate
向上 至 10 mhz.在 最小 mode, 这个 管脚, 一起 和
这 si 管脚, 控制 这个 在formation 是 输出 在 这
所以 管脚.
SI
串行 在
输入
在 非rmal operating mode, 这 si 管脚 是 使用f或者 测试/
管理 serial 输入 port.管理 com-
mands 是 clocked 在 在 这个 管脚 同步的 至 这
sclk 输入.在 迷你mum mode, 这个 管脚, 一起 和
这 sclk 管脚, 控制 这个 在formation 是 输出 在
这 所以 管脚.
在 最小 mode, 这 状态 的 si 在 这 deassertion 的
RST
信号 determines 这 程序编制 的 自动
polarity 发现/纠正f或者 10base-t ports.
所以
串行 输出
输出
在 非rmal 运行 mode, 这 所以 管脚 是 使用f或者 测试/
管理 串行 输出 port.管理 结果
是 clocked 输出 在 这个 管脚 同步的 至 这 sclk
输入.在 迷你mum mode, 这 所以 管脚 是 使用 至 serially
输出 这v一个rious 状态 在formation 为基础 在 这
状态 的 这 si 和 sclk 管脚s.
STR
Store
输入/输出
作 一个 输出, 这个 管脚 变得 高f或者 two x
1
clock 循环
时间 之后 这 nine 车rier sense 位 是 输出 在 这
crs 管脚.便条 那 这 运输车 sense 信号 arriving
从 各自 port 是 latched internally, 所以 那 一个 active
transition 是 remembered between 样本s.这 accu-
racy 的 这 车rier sense 信号 生产 在 这个 man-
ner 是 10 位 时间 (1
µ
s).
当 使用 在 conjunction 和 这 himib device, 这
str 管脚 将 是 congured 作 一个 输入 automatically
之后 一个 hardw是 重置.这 himib de恶行 使用 这个
输入 至 communicate 和 这 imr+ device.
使用 和 这 himib chip, 这个 管脚 必须 是 牵引的 向上 通过
一个 高-value resistor.
测试
Test 管脚
输入,起作用的 高
这个 管脚 应当 是 系 lOWf或者 非rmal operation.如果
这个 管脚 是 driven 高, 然后 这 imr+ de恶行 能 是
programmedf或者 loopbackTest mode.Also, 如果 这个 管脚 是
高 当 这 rst
管脚 是 deasserted, 这 imr+ de-
恶行 将 enter 这 最小 mode.一个 invertedversion
的 这 rst 信号 能 是 使用 至 prog内存 这 de恶行
在 这 最小 mode.
SCLKSI所以 输出
00
TPPorts receivePolarity 状态 +一个UI
SQETest 错误 状态
01位 比率 错误 (所有 ports)
10
TPPorts link 状态 +一个ui loopback
状态
11PortP一个rtitioning 状态 (所有 ports)
TestSI功能
00rmal 管理 模式
01rmal 管理 模式
10
最小 mode, receivePolarity
纠正 disabled
11
最小 mode, receivePolarity
纠正 enabled
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com