首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:475479
 
资料名称:MC68302PV20
 
文件大小: 1815.98K
   
说明
 
介绍:
Integrated Multiprotocol Processor User’s Manual
 
 


: 点此下载
  浏览型号MC68302PV20的Datasheet PDF文件第3页
3
浏览型号MC68302PV20的Datasheet PDF文件第4页
4
浏览型号MC68302PV20的Datasheet PDF文件第5页
5
浏览型号MC68302PV20的Datasheet PDF文件第6页
6

7
浏览型号MC68302PV20的Datasheet PDF文件第8页
8
浏览型号MC68302PV20的Datasheet PDF文件第9页
9
浏览型号MC68302PV20的Datasheet PDF文件第10页
10
浏览型号MC68302PV20的Datasheet PDF文件第11页
11
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
表格 的 内容
Paragraph 标题
号码 号码
MOTOROLA
mc68302 用户’s 手工的
vii
3.5.3.1 软件 看门狗 计时器 运作.................................................... 3-41
3.5.3.2 软件 看门狗 涉及 寄存器 (wrr)................................... 3-41
3.5.3.3 软件 看门狗 计数器 (wcn) ..................................................... 3-42
3.6 外部 碎片-选择 信号 和 wait-状态 逻辑 .............................. 3-42
3.6.1 碎片-选择 逻辑 关键 特性............................................................ 3-45
3.6.2 碎片-选择 寄存器............................................................................ 3-45
3.6.2.1 根基 寄存器 (br3–br0) .................................................................... 3-45
3.6.2.2 选项 寄存器 (or3–or0) ............................................................... 3-47
3.6.3 碎片 选择 例子............................................................................. 3-48
3.7 在-碎片 时钟 发生器...................................................................... 3-49
3.8 系统 控制...................................................................................... 3-50
3.8.1 系统 控制 寄存器 (scr) ............................................................ 3-50
3.8.2 系统 状态 位 ................................................................................ 3-51
3.8.3 系统 控制 位............................................................................... 3-52
3.8.4 使不能运转 cpu 逻辑 (m68000)................................................................ 3-54
3.8.5 总线 arbitration 逻辑 ............................................................................. 3-56
3.8.5.1 内部的 总线 arbitration.......................................................................... 3-56
3.8.5.2 外部 总线 arbitration......................................................................... 3-58
3.8.6 硬件 看门狗.............................................................................. 3-59
3.8.7 减少 电源 消耗量.............................................................. 3-60
3.8.7.1 电源-节省 tips ................................................................................ 3-60
3.8.7.2 低-电源 (备用物品) 模式................................................................ 3-60
3.8.7.2.1 低-电源 模式 .................................................................................. 3-61
3.8.7.2.2 最低 电源 模式.............................................................................. 3-62
3.8.7.2.3 最低 电源 模式 和 外部 时钟 .............................................. 3-62
3.9 时钟 控制 寄存器 .......................................................................... 3-64
3.9.1 freeze 控制....................................................................................... 3-65
3.10 动态 内存 refresh 控制.......................................................... 3-66
3.10.1 硬件 建制 .................................................................................... 3-66
3.10.2 dram refresh 控制 总线 定时................................................... 3-67
3.10.3 refresh 要求 calculations............................................................... 3-67
3.10.4 initialization............................................................................................ 3-68
3.10.5 dram refresh 记忆 编排 ................................................................ 3-68
3.10.6 程序编制 例子.......................................................................... 3-69
部分 4
communications 处理器 (cp)
4.1 主要的 控制........................................................................................ 4-1
4.2 sdma 途径...................................................................................... 4-3
4.3 command 设置 ......................................................................................... 4-5
4.3.1 command 执行 latency ................................................................. 4-7
4.4 串行 途径 物理的 接口.......................................................... 4-7
4.4.1 idl 接口.......................................................................................... 4-11
4.4.2 gci 接口......................................................................................... 4-14
4.4.3 pcm highway 模式.............................................................................. 4-16
4.4.4 nonmultiplexed 串行 接口 (nmsi)................................................ 4-19
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com