MK1574
框架 比率 communications pll
mds 1574-01 d
5 修订 011999 打印 11/15/00
microclock 分隔 的 ics • 525 race 街道 • san jose • ca • 95126•(408)295-9800tel•(408)295-9818fax
I CR O
C
LOC K
循环 过滤 constants
这个 表格 显示 这 constants k1 和 k2 那 是 使用 和 这 equations 在 页 4 至 计算 这
外部 循环 过滤 组件.
时钟 multipliers/精度
在 这 表格 在 页 2 是 这 真实的 multipliers 贮存 在 这 mk1574 只读存储器, 这个 yield 这 精确的 值
显示 为 这 输出 clocks.
pc 板 布局
一个 恰当的 板 布局 是 核心的 至 这 successful
使用 的 这 mk1574. 在 particular, 这 cap1 和
cap2 管脚 是 非常 敏感的 至 噪音 和 泄漏
(cap1 在 管脚 4 是 这 大多数 敏感的). 查出
必须 是 作 短的 作 可能 和 这 电容
和 电阻 必须 是 挂载 next 至 这 设备
作 显示 至 这 正确的. 这 电容 连接
在 管脚 3 和 5 是 这 电源 供应
解耦 电容.
这 高 频率 输出 clocks 在 将
益处 从 一个 序列 33
Ω
电阻 连接
关闭 至 这 管脚 (不 显示).
1
2
3
4
5
6
7
8
G
V
=连接 至 vdd
=连接 至 地
V
G
16
15
14
13
12
11
10
9
cap
cap
resist.
循环 过滤 constants 为 mk1574-01
Decode 地址 循环 过滤 Constants
fs3:0 (十六进制) K1 K2
0 保留 保留
1 保留 保留
2 保留 保留
3 保留 保留
4 0.0430 7.4
5 0.0527 6.0
6 0.0444 7.2
7 0.0454 7.0
8 0.0533 6.0
9 0.0410 7.8
一个 0.0508 6.3
B 0.0587 5.4
C 0.0365 8.7
D 0.0420 7.6
E 0.0516 6.2
F 0.0594 5.4
0000
0001
0010
0011
0100
0101
0110
0111
1000
1001
1010
1011
1100
1101
1110
1111