首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:487848
 
资料名称:MPY100B
 
文件大小: 159.15K
   
说明
 
介绍:
MULTIPLIER-DIVIDER
 
 


: 点此下载
  浏览型号MPY100B的Datasheet PDF文件第6页
6
浏览型号MPY100B的Datasheet PDF文件第7页
7
浏览型号MPY100B的Datasheet PDF文件第8页
8
浏览型号MPY100B的Datasheet PDF文件第9页
9

10
浏览型号MPY100B的Datasheet PDF文件第11页
11
浏览型号MPY100B的Datasheet PDF文件第12页
12
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
®
MPY100
10
应用 至 这 unused x-输入 (看 optional 修整 configu-
限定). 至 修整, 应用 一个 ramp 的 +100mv 至 +1v 在 100hz
至 两个都 x
1
和 z
1
如果 x
2
是 使用 为 补偿 调整,
否则 反转 这 信号 极性 和 调整 这 修整
电压 至 降低 这 变化 在 这 输出. 一个 alterna-
tive 至 这个 程序 将 是 至 使用 这 芒刺-褐色
div100, 一个 精确 log-antilog 分隔物.
图示 9. squarer 连接.
SQUARING
MPY100
Y
2
Y
1
X
2
X
1
Z
1
Z
2
输出
V
O
= ±10v, fs
(x
1
– x
2
)
2
V
O
=
+ z
2
10
optional 
Summing
输入, ±10v, fs
V
X
±10v, fs
MPY100
Y
2
Y
1
X
2
X
1
Z
1
Z
2
输出
V
O
1k
+0.2v
V
1
+10V
V
1
V
2
9k
(v
2
– v
1
)
V
O
=
100
V
1
1% 每 volt
正方形的 root
图示 10 显示 这 连接 为 带去 这 正方形的 root 的
这 电压 v
Z
. 这 二极管 阻止 一个 闭锁 情况
这个 可以 出现 如果 这 输入 短促地 changed polar-
ity. 这个 闭锁 情况 是 不 一个 设计 flaw 在 这
mpy100, 但是 occurs 当 一个 乘法器 是 连接 在 这
反馈 循环 的 一个 运算的 放大器 至 执行 正方形的
root 功能.
这 加载 阻抗, r
l,
必须 是 在 这 范围 的
10k
R
L
1M
. 这个 阻抗 必须 是 在 这 电路 作
它 提供 这 电流 需要 至 运作 这 二极管.
percentage computation
这 电路 的 图示 11 有 一个 敏锐的 的 1v/% 和 是
有能力 的 测量 10% deviations. wider 背离 能
是 量过的 用 减少 这 比率 的 r
2
/r
1
.
桥 linearization
这 使用 的 这 mpy100 至 linearize 这 输出 从 一个 桥
电路 制造 这 输出 v
O
独立 的 这 桥
供应 电压. 看 图示 12.
真实 rms-至-直流 转换
这 rms-至-直流 转换 电路 的 图示 13 给 更好
精度 和 带宽 但是 和 较少 动态 范围 比
大多数 rms-至-直流 转换器.
sine 函数 发生器
这 电路 在 图示 14 使用 implicit 反馈 至 执行
这 下列的 sine 函数 approximation:
V
O
= (1.5715v
1
– 0.004317v
1
3
)/(1 + 0.001398v
1
2
)
= 10 sin (9v
1
)
更多 电路
这 theory 和 程序 为 developing virtually 任何
函数 发生器 或者 linearization 电路 能 是 建立 在 这
芒刺-褐色/mcgraw hill 书 “function 电路 -
设计 和 产品.”
MPY100
Y
2
Y
1
X
2
X
1
Z
1
Z
2
输出
V
O
V
O
= + 10(z
2
– z
1
) +x
2
(一个) 电路 为 积极的 v
Z
.
optional 
Summing
输入, 
±10v, fs
V
Z
R
L
+0.2v
(z
2
– z
1
)
+10V
MPY100
Y
2
Y
1
X
2
X
1
Z
1
Z
2
输出
V
O
V
O
= – 10(z
2
– z
1
) +x
2
(b) 电路 为 负的 v
Z
.
optional 
Summing
输入, 
±10v, fs
V
Z
R
L
+0.2v
(z
2
– z
1
)
+10V
图示 10. 正方形的 root 连接.
图示 11. percentage computation.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com