iso-cmos
MT8809
3-23
函数的 描述
这 mt8809 是 一个 相似物 转变 矩阵变换 和 一个 排列
大小 的 8 x 8. 这 转变 排列 是 arranged 此类 那
那里 是 8 columns 用 8 rows. 这 columns 是
涉及 至 作 这 y 输入/输出 和 这 rows 是
这 x 输入/输出. 这 crosspoint 相似物 转变
排列 将 interconnect 任何 x i/o 和 任何 y i/o 当
转变 在 和 提供 一个 高 程度 的 分开
当 转变 止. 这 控制 记忆 组成 的 一个 64
位 写 仅有的 内存 在 这个 这 位 是 选择 用
这 地址 输入 (ay0-ay2, ax0-ax2). 数据 是
提交 至 这 记忆 在 这 数据 输入. 数据 是
asynchronously 写 在 记忆 whenever 两个都
这 cs
(碎片 选择) 和 strobe输入 是 低
和 是 latched 在 这 rising 边缘 的 strobe
. 一个
logical “1” 写 在 一个 记忆 cell 转变 这
相应的 crosspoint 转变 在 和 一个 logical “0”
转变 这 crosspoint 止. 仅有的 这 crosspoint switches
相应的 至 这 addressed 记忆 location 是
改变 当 数据 是 写 在 记忆. 这
remaining switches retain 它们的 previous states. 任何
结合体 的 x 和 y 输入/输出 能 是
interconnected 用 establishing 适合的 patterns
在 这 控制 记忆. 一个 logical “0” 在 这 重置
输入 将 asynchronously 返回 所有 记忆
locations 至 logical “0” turning 止 所有 crosspoint
switches regardless 的 whether cs
是 高 或者 低.
地址 decode
这 六 地址 输入 along 和 这 strobe和
CS
(碎片 选择) 是 logically anded 至 表格 一个
使能 信号 为 这 resettable transparent latches.
这 数据 输入 是 缓冲 和 是 使用 作 这 输入
至 所有 latches. 至 写 至 一个 location, 重置
必须 是
高 和 cs
必须 go 低 当 这 地址 和 数据
是 设置 向上. 然后 这 strobe
输入 是 设置 低 和
然后 高 造成 这 数据 至 是 latched. 这 数据
能 是 changed 当 strobe
是 低, 不管怎样, 这
相应的 转变 将 转变 在 和 止 在
一致 和 这 数据 输入. 数据 必须 是
稳固的 在 这 rising 边缘 的 strobe
在 顺序 为
准确无误的 数据 至 是 写 至 这 获得.