NB100LVEP56
http://onsemi.com
2
表格 1. 管脚 函数 描述
管脚 非.
Default
ÁÁÁÁÁ
ÁÁÁÁÁ
TSSOP
ÁÁÁÁ
ÁÁÁÁ
QFN
名字 i/o
Default
状态
描述
14,20 3,9,18,19,
20
V
CC
− −
积极的 供应 电压. 所有 vcc 管脚 必须 是 externally
连接 至 电源 供应 至 保证 恰当的 运作.
11 15,24 V
EE
− −
负的 供应 电压. 所有 vee 管脚 必须 是 externally
连接 至 电源 供应 至 保证 恰当的 运作.
3,8 6,12 V
BB0
,
V
BB1
− −
ecl 涉及 电压 输出
1 4 D0a ecl 输入 低
noninverted 差别的 数据 一个 输入 至 mux 0. 内部的 75 k
至
V
EE
.
2 5 D0a ecl 输入 高
inverted 差别的 数据 一个 输入 至 mux 0. 内部的 75 k
至 v
EE
和 37 k
至 v
CC
.
4 7 D0b ecl 输入 低
noninverted 差别的 数据 b 输入 至 mux 0. 内部的 75 k
至
V
EE
.
5 8 D0b ecl 输入 高
inverted 差别的 数据 b 输入 至 mux 0. 内部的 75 k
至 v
EE
和 37 k
至 v
CC
.
6 10 D1a ecl 输入 低
noninverted 差别的 数据 一个 输入 至 mux 1. 内部的 75 k
至
V
EE
.
7 11 D1a ecl 输入 高
inverted 差别的 数据 一个 输入 至 mux 1. 内部的 75 k
至 v
EE
和 37 k
至 v
CC
.
9 13 D1b ecl 输入 低
noninverted 差别的 数据 b 输入 至 mux 1. 内部的 75 k
至
V
EE
.
10 14 D1b ecl 输入 高
inverted 差别的 数据 b 输入 至 mux 1. 内部的 75 k
至 v
EE
和 37 k
至 v
CC
.
19 2 Q0 ecl 输出
−
noninverted 差别的 输出 mux 0. 典型地 terminated 和
50
至 v
TT
= v
CC
−
2.0 v.
18 1 Q0 ecl 输出
−
inverted 差别的 输出 mux 0. 典型地 terminated 和
50
至 v
TT
= v
CC
−
2.0 v.
13 17 Q1 ecl 输出
−
noninverted 差别的 输出 mux 1. 典型地 terminated 和
50
至 v
TT
= v
CC
−
2.0 v.
12 16 Q1 ecl 输出
−
inverted 差别的 输出 mux 1. 典型地 terminated 和
50
至 v
TT
= v
CC
−
2.0 v.
17 23 SEL0 ecl, cmos
输入
低
noninverted 差别的 选择 输入 至 mux 0. 内部的 75
至
V
EE
.
16 22 com_sel ecl, cmos
输入
低 noninverted 差别的 一般 选择 输入 至 两个都 mux.
内部的 75
至 v
EE
.
15 21 SEL1 ecl, cmos
输入
低
noninverted 差别的 选择 输入 至 mux 1. 内部的 75
至
V
EE
.
n/一个
−
EP
−
exposed 垫子. (便条 1)
1. 这 thermally 传导性的 exposed 垫子 在 这 包装 bottom (看 情况 绘画) 必须 是 连结 至 一个 热温 sinking conduit.