首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:513077
 
资料名称:NCV7361ADR2
 
文件大小: 192.87K
   
说明
 
介绍:
Voltage Regulator with Integrated LIN Transceiver
 
 


: 点此下载
  浏览型号NCV7361ADR2的Datasheet PDF文件第2页
2
浏览型号NCV7361ADR2的Datasheet PDF文件第3页
3
浏览型号NCV7361ADR2的Datasheet PDF文件第4页
4
浏览型号NCV7361ADR2的Datasheet PDF文件第5页
5

6
浏览型号NCV7361ADR2的Datasheet PDF文件第7页
7
浏览型号NCV7361ADR2的Datasheet PDF文件第8页
8
浏览型号NCV7361ADR2的Datasheet PDF文件第9页
9
浏览型号NCV7361ADR2的Datasheet PDF文件第10页
10
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
NCV7361A
http://onsemi.com
6
电的 特性
(7.0 v
V
SUP
18 v, −40
°
C
T
一个
125
°
c 除非 否则 指出)
典型的 标识 情况 最小值 Typ 最大值 单位
重置交流 特性
重置 时间 t
Res
5.25
V
SUP
18 v 70 100 140 ms
重置 上升 时间 (便条 9) t
rr
5.25
V
SUP
18 v 3.0 7.5 15
s
总线 debounce 时间 (便条 14) t
deb_总线
1.5 2.8 4.0
s
wake−up 时间 t
wake_总线
25 60 120
s
一般 lin 总线 接口 交流 特性
transmit 传播 延迟
txd −> 总线 (注释 10 和 11)
t
dr_txd
,
t
df_txd
R
L
/c
L
在 总线
1.0 k
/1.0 nf
660
/6.8 nf
500
/10 nf
4.0
s
对称 的 传播 延迟
总线 −> rxd (便条 10)
t
dsym_txd
t
dr_txd
− t
df_txd
−2.0 2.0
s
接受者 传播 延迟
总线 −> rxd (注释 10 和 11)
t
dr_rxd
t
df_rxd
C
l(rxd)
= 50 pf 6.0
s
对称 的 传播 延迟
txd −> 总线 (便条 10)
t
dsym_rxd
t
dr_rxd
− t
df_rxd
−2.0 2.0
s
回转 比率 总线 rising 边缘 (便条 9) dv/dt
上升
20%
V
总线
80%
C
L
= 1.0 nf, r
L
= 1.0 k
1.0 1.7 2.5 v/
s
回转 比率 总线 下落 边缘 (便条 9) dv/dt
下降
20%
V
总线
80%
C
L
= 1.0 nf, r
L
= 1.0 k
−2.5 −1.7 −1.0 v/
s
lin 总线 参数 符合 至 lin 规格. rev. 1.3
斜度 时间, 转变 从 recessive 至
首要的 (注释 11 和 12)
t
sdom
V
SUP
= 8.0 v
R
L
= 500
/c
L
= 10 nf
12
s
斜度 时间, 转变 从 首要的 至
recessive (注释 11 和 13)
t
srec
V
SUP
= 8.0 v
R
L
= 500
/c
L
= 10 nf
12
s
斜度 时间 对称 t
ssym
V
SUP
= 8.0 v
R
L
= 500
/c
L
= 10 nf
T
ssym
= t
sdom
− t
srec
−7.0 1.0
s
斜度 时间, 转变 从 recessive 至
首要的 (注释 11 和 12)
t
sdom
V
SUP
= 18 v
R
L
= 500
/c
L
= 10 nf
18
s
斜度 时间, 转变 从 首要的 至
recessive (注释 11 和 13)
t
srec
V
SUP
= 18 v
R
L
= 500
/c
L
= 10 nf
18
s
斜度 时间 对称 t
ssym
V
SUP
= 18 v
R
L
= 500
/c
L
= 10 nf
T
ssym
= t
sdom
− t
srec
−5.0 5.0
s
9. 不 生产 测试, 有保证的 用 设计 和 资格.
10. 看 计算数量 2 和 3, 定时 图解.
11. 看 计算数量 5, 6, 7, 8, 和 9 为 测试 setup.
12.t
sdom
= (t
VBUS40%
− t
VBUS95%
) / 0.55.
13.t
sdom
= (t
VBUS60%
− t
VBUS5%
) / 0.55.
14. 看 图示 18.
电的 特性
( v
SUP
= 7.0 v 至 18 v; 总线 负载: 1.0 k
/ 1 nf; 660
/ 6.8 nf; 500
/ 10 nf, t
xD
信号:
t
= 50
s, t
wH
= t
wL
= t
; t
上升
= t
下降
< 100 ns, −40
°
c = t
一个
= 125
°
c 除非 否则 指出)
典型的 标识 情况 最小值 Typ 最大值 单位
lin 总线 参数 符合 至 lin 规格. rev. 2.0
minimal recessive 位 时间 (注释 15 和 16) t
rec(最小值)
40 50 58
s
最大 recessive 位 时间 (注释 15 和 16) t
rec(最大值)
40 50 58
s
职责 循环 1 D
1
D
1
= t
rec(最小值)
/ (2 * t
) 0.396
职责 循环 2 D
2
D
2
= t
rec(最大值)
/ (2 * t
) 0.581
15. 看 定时 图解.
16. 看 测试 电路 为 动态 和 静态的 特性.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com