sn54lvc74a, sn74lvc74a
双 积极的-边缘-triggered d-类型 flip-flops
和 clear 和 preset
scas287h – january 1993 – 修订 六月 1998
2
邮递 办公室 盒 655303
•
达拉斯市, 德州 75265
函数 表格
输入
输出
前 CLR CLK D Q Q
L H X X H L
H LXXLH
LLXXH
†
H
†
HH
↑
HHL
HH
↑
LLH
HHLXQ
0
Q
0
†
这个 配置 是 unstable; 那 是, 它 做 不
persist 当 前
或者 clrreturns 至 它的 inactive
(高) 水平的.
逻辑 标识
‡
S
4
3
1CLK
1D
2
1D
R
1
1Q
5
6
C1
10
11
2CLK
12
2D
13
2Q
9
8
1PRE
2PRE
1CLR
2CLR
1Q
2Q
‡
这个 标识 是 在 一致 和 ansi/ieee 标准 91-1984 和 iec 发行 617-12.
管脚 号码 显示 是 为 这 d, db, j, pw, 和 w packages.
逻辑 图解, 各自 flip-flop (积极的 逻辑)
TG
C
C
TG
C
C
TG
C
C
C
TG
C
C
前
CLK
D
CLR
Q
Q
C