rev. 一个–6–
AD9744
管脚 配置
28-含铅的 soic 和 tssop
14
13
12
11
17
16
15
20
19
18
10
9
8
1
2
3
4
7
6
5
顶 视图
(不 至 规模)
28
27
26
25
24
23
22
21
AD9744
nc = 非 连接
DB9
DB8
DB7
DB6
DB5
DB4
DB3
DB2
DB1
(lsb) db0
时钟
DVDD
DCOM
模式
AVDD
保留
IOUTA
IOUTB
ACOM
NC
fs adj
REFIO
REFLO
睡眠
DB10
DB11
DB12
(msb)DB13
管脚 函数 描述
soic/TSSOP LFCSP
管脚 非. 管脚 非. Mnemonic 描述
127DB13 大多数 重大的 数据 位 (msb).
2–13 28–32, 1, 2, 4–8 DB12–DB1 数据 位 12–1.
14 9 DB0 least 重大的 数据 位 (lsb).
15 25 睡眠 电源-向下 控制 输入. 起作用的 高. 包含 起作用的 拉-向下 circuit;
它 将 是 left unterminated 如果 不 使用.
16 n/一个 REFLO 涉及 地面 当 内部的 1.2 v 涉及 使用. 连接 至 avdd 至
使不能运转 内部的 涉及.
17 23 REFIO 涉及 输入/输出. serves 作 涉及 输入 当 内部的 涉及 无能
(i.e., 系 reflo 至 avdd). serves 作 1.2 v 涉及 输出 当 内部的
涉及 使活动 (i.e., 系 reflo 至 acom). 需要 0.1
m
f 电容 至
acom 当 内部的 涉及 使活动.
18 24 fs adj 全部-规模 电流 输出 调整.
19 n/一个 NC 非 内部的 连接.
20 19, 22 ACOM 相似物 一般.
21 20 IOUTB complementary dac 电流 输出. 全部-规模 电流 当 所有 数据 位 是 0s.
22 21 IOUTA dac 电流 输出. 全部-规模 电流 当 所有 数据 位 是 1s.
23 n/一个 保留 保留. 做 不 连接 至 一般 或者 供应.
24 17, 18 AVDD 相似物 供应 电压 (3.3 v).
25 16 模式 选择 输入 数据 format. 连接 至 dcom 为 笔直地 二进制的, dvdd 为
twos complement.
n/一个 15 CMODE 时钟 模式 选择. 连接 至 clkcom 为 单独的-结束 时钟 接受者
(驱动 clk+ 和 float clk–). 连接 至 clkvdd 为 差别的 receiver.
Float 为 pecl 接受者 (terminations 在-碎片).
26 10, 26 DCOM 数字的 一般.
27 3 DVDD 数字的 供应 电压 (3.3 v).
28 n/一个 时钟 时钟 输入. 数据 latched 在 积极的 边缘 的 时钟.
n/一个 12 CLK+ 差别的 时钟 输入.
n/一个 13 CLK– 差别的 时钟 输入.
n/一个 11 CLKVDD 时钟 供应 电压 (3.3 v).
n/一个 14 CLKCOM 时钟 一般.
32-含铅的 lfcsp
管脚 1
指示信号
顶 视图
24 fs adj
23 refio
22 acom
21 iouta
db7 1
db6 2
dvdd 3
32 db8
20 ioutb
19 acom
18 avdd
17 avdd
(lsb) db0 9
dcom 10
clkvdd 11
CLK
12
CLK
13
clkcom 14
cmode 15
模式 16
db5 4
db4 5
db3 6
db2 7
db1 8
31 db9
30 db10
29 db11
27 db13 (msb)
26 dcom
25 睡眠
AD9744
28 db12
nc = 非 连接