sp690a/692ads/08 sp690a/692a 低 电源 微处理器 supervisory 和 电池 转变-在 © 版权 2000 sipex 公司
4
管脚 assignments
管脚 1 —v
输出
— 输出 供应 电压. v
输出
connects 至 v
CC
当 v
CC
是 更好 比
V
BATT
和 v
CC
是 在之上 这 重置 thresh-
old. 当 v
CC
falls 在下 v
BATT
和
V
CC
是 在下 这 重置 门槛, v
输出
connects 至 v
BATT
. 连接 一个 0.1
µ
F
电容 从 v
输出
至 地.
管脚 2 — v
CC
— +5v 供应 输入
pin3 — 地 — 地面 涉及 为 所有 信号
管脚 4 — pfi — 电源-失败 输入. 这个 是 这
同相 输入 至 这 电源-失败 com-
parator. 当 pfi 是 较少 比 1.25v,
pfo 变得 低. 连接 pfi 至 地 或者
V
输出
当 不 使用.
管脚 5 — pfo — 电源-失败 输出.
管脚 6 — wdi — 看门狗 输入. wdi 是 一个
三 水平的 输入. 如果 wdi 仍然是 高 或者
低 为 1.6sec, 这 内部的 看门狗 计时器
triggers 一个 重置. 如果 wdi 是 left floating 或者
连接 至 一个 高-阻抗 触发-状态
缓存区, 这 看门狗 特性 是 无能.
这 内部的 看门狗 计时器 clears 当-
总是 重置 是 asserted.
管脚 7 为
sp690a/692a/802 仅有的
— 重置
(起作用的 低)– 重置 输出. 重置 输出-
放 变得 低 whenever v
CC
falls 在下
这 重置 门槛 或者 whenever wdi
仍然是 高 或者 低 变长 比 1.6
秒. 重置 仍然是 低 为 200ms
之后 v
CC
crosses 这 重置 门槛
电压 在 电源-向上 或者 之后 正在 trig-
gered 用 wdi.
管脚 7为
sp805 仅有的
— 重置 (起作用的 高)–
重置 输出 是 这 inverse 的 重置;
当 重置 是 asserted, 这 重置
输出 电压 = v
CC
或者 v
BATT
,
whichever 是 高等级的.
管脚 8 — v
BATT
— backup-电池 输入. 当
V
CC
falls 在下 这 重置 门槛, v
BATT
将 是 切换 至 v
输出
如果 v
BATT
是
20mv 更好 比 v
CC
. 当 v
CC
rises
20mv 在之上 v
BATT
, v
输出
将 是
reconnected 至 v
CC
. 这 40mv
hysteresis 阻止 重复的 切换 如果
V
CC
falls 慢速地.
图示 10. 引脚
图示 11. 内部的 块 图解
V
输出
V
CC
地
PFI
V
BATT
重置 (重置)*
WDI
PFO
1
2
3
4
5
6
7
8
*( ) sp805 仅有的
1.25v
0.8v
3.5v
1.25v
电池-switchover
电路系统
PFI
WDI
V
CC
V
BATT
重置
发生器
V
输出
重置
(重置)*
PFO
看门狗
计时器
*( ) sp805 仅有的