飞利浦 半导体
p89lpc924/925
8-位 微控制器 和 accelerated 二-时钟 80c51 核心
产品 数据 rev. 03 — 15 12月 2004 8 的 49
9397 750 14471
© koninklijke 飞利浦 electronics n.v. 2004. 所有 权利 保留.
[1] 输入/输出 为 p1.0-p1.4, p1.6, p1.7. 输入 为 p1.5.
6. 逻辑 标识
p3.0 - p3.1 7, 6 i/o
Port 3:
端口 3 是 一个 2-位 i/o 端口 和 一个 用户-configurable 输出 类型. 在 重置
端口 3 latches 是 configured 在 这 输入 仅有的 模式 和 这 内部的 拉-向上 无能.
这 运作 的 端口 3 管脚 作 输入 和 输出 取决于 在之上 这 端口 configuration
选择. 各自 端口 管脚 是 configured independently. 谈及 至 部分 8.13.1 “port
configurations”和 表格 8 “dc 电的 characteristics”为 详细信息.
所有 管脚 有 施密特 triggered 输入.
端口 3 也 提供 各种各样的 特定的 功能 作 描述 在下:
7 i/o
p3.0 —
端口 3 位 0.
O
xtal2 —
输出 从 这 振荡器 amplifier (当 一个 结晶 振荡器 选项 是
选择 通过 这 flash configuration.
O
clkout —
cpu 时钟 分隔 用 2 当 使能 通过 sfr 位 (enclk - 修整.6). 它
能 是 使用 如果 这 cpu 时钟 是 这 内部的 rc 振荡器, 看门狗 振荡器 或者
外部 时钟 输入, 除了 当 xtal1/xtal2 是 使用 至 发生 时钟 源 为
这 real 时间 时钟/系统 计时器.
6 i/o
p3.1 —
端口 3 位 1.
I
xtal1 —
输入 至 这 振荡器 电路 和 内部的 时钟 发生器 电路 (当
选择 通过 这 flash configuration). 它 能 是 一个 端口 管脚 如果 内部的 rc 振荡器 或者
看门狗 振荡器 是 使用 作 这 CPU 时钟 源,
和
如果 xtal1/xtal2 是 不 使用
至 发生 这 时钟 为 这 real 时间 时钟/系统 计时器.
V
SS
5I
地面:
0 v 涉及.
V
DD
15 I
电源 供应:
这个 是 这 电源 供应 电压 为 正常的 运作 作 好 作 空闲
和 电源 向下 模式.
表格 3: 管脚 描述
…continued
标识 管脚 类型 描述
图 3. 逻辑 标识.
V
DD
V
SS
p89lpc924/925
端口 0
端口 3
端口 1
TxD
RxD
T0
INT0
INT1
RST
SCL
SDA
002aaa789
CMP2
CIN2B
CIN2A
CIN1B
CIN1A
CMPREF
CMP1
T1
XTAL2
XTAL1
KBI0
KBI1
KBI2
KBI3
KBI4
AD10
AD11
AD12
AD13
DAC1
KBI5
KBI6
KBI7
CLKOUT