4
PC8240
2149a–hirel–05/02
SDMA[11
–
0] N1 R1 R2 T1 T2 U4 U2 U1 V1 V3 W1
W2
输出 GVdd drv_mem_地址
(6)(14)
sdma12/sdba1 P1 输出 GVdd drv_mem_地址
(14)
SDBA0 P2 输出 GVdd drv_mem_地址 –
PAR[0
–
7] AF3 AE3 G4 E2 AE4 AF4 D2 C2 i/o GVdd drv_mem_地址
(6)(13)(14)
SDRAS AD1 输出 GVdd drv_mem_地址
(3)
SDCAS AD2 输出 GVdd drv_mem_地址
(3)
CKE H2 输出 GVdd drv_mem_地址
(3)(4)
我们 AA1 输出 GVdd drv_mem_地址 –
作
Y1 输出 GVdd drv_mem_地址
(3)(4)
EPIC 控制 信号
irq_0/s_int C19 输入 OVdd – –
irq_1/s_clk B21 i/o OVdd drv_pci –
irq_2/s_rst AC22 i/o OVdd drv_pci –
irq_3/s_框架
AE24 i/o OVdd drv_pci –
irq_4/ l_int
A23 i/o OVdd drv_pci –
二-线 接口 控制 信号
SDA AE20 i/o OVdd drv_标准
(10)(16)
SCL AF21 i/o OVdd drv_标准
(10)(16)
时钟 输出 信号
pci_clk[0
–
3] AC25 AB25 AE26 AF25 输出 GVdd drv_pci_clk
(6)
pci_clk4/da3 AF26 输出 GVdd drv_pci_clk –
pci_同步_输出 AD25 输出 GVdd drv_pci_clk –
pci_同步_在 AB23 输入 GVdd – –
sdram_clk[0
–
3] D1 G1 G2 E1 输出 GVdd drv_mem_地址
(6)
sdram_同步_输出 C1 输出 GVdd drv_mem_地址 –
sdram_同步_在 H3 输入 GVdd – –
cko/da1 B15 输出 OVdd drv_标准 –
osc_在 AD21 输入 OVdd – –
Miscellaneous 信号
hrst_ctrl
A20 输入 OVdd – –
hrst_cpu
A19 输入 OVdd – –
MCP
A17 输出 OVdd drv_标准
(3)(4)(17)
NMI D16 输入 OVdd – –
SMI
A18 输入 OVdd –
(10)
SRESET B16 输入 OVdd –
(10)
表格 1.
PC8240 引脚 Listing (持续)
信号 名字 包装 管脚 号码 管脚 类型
电源
供应
输出 驱动器
类型 注释