首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:543548
 
资料名称:PCM1604Y
 
文件大小: 263.89K
   
说明
 
介绍:
24-Bit, 192kHz Sampling,6-Channel, Enhanced Multi-Level, Delta-Sigma DIGITAL-TO-ANALOG CONVERTER
 
 


: 点此下载
  浏览型号PCM1604Y的Datasheet PDF文件第1页
1
浏览型号PCM1604Y的Datasheet PDF文件第2页
2
浏览型号PCM1604Y的Datasheet PDF文件第3页
3
浏览型号PCM1604Y的Datasheet PDF文件第4页
4

5
浏览型号PCM1604Y的Datasheet PDF文件第6页
6
浏览型号PCM1604Y的Datasheet PDF文件第7页
7
浏览型号PCM1604Y的Datasheet PDF文件第8页
8
浏览型号PCM1604Y的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
®
5
pcm1604, pcm1605
管脚 名字 i/o 描述
1 zero1/gpo1 O 零 数据 标记 为 v
输出
1. 能 也 是 使用 作 gpo 管脚.
2 zero2/gpo2 O 零 数据 标记 为 v
输出
2. 能 也 是 使用 作 gpo 管脚.
3 zero3/gpo3 O 零 数据 标记 为 v
输出
3. 能 也 是 使用 作 gpo 管脚.
4 zero4/gpo4 O 零 数据 标记 为 v
输出
4. 能 也 是 使用 作 gpo 管脚.
5 zero5/gpo5 O 零 数据 标记 为 v
输出
5. 能 也 是 使用 作 gpo 管脚.
6 zero6/gpo6 O 零 数据 标记 为 v
输出
6. 能 也 是 使用 作 gpo 管脚.
7 AGND 相似物 地面
8V
CC
相似物 电源 供应, +5v
9V
输出
6 O 电压 输出 为 音频的 信号 相应的 至 rch 在 data3.
10 V
输出
5 O 电压 输出 为 音频的 信号 相应的 至 lch 在 data3.
11 V
输出
4 O 电压 输出 为 音频的 信号 相应的 至 rch 在 data2.
12 V
输出
3 O 电压 输出 为 音频的 信号 相应的 至 lch 在 data2.
13 V
输出
2 O 电压 输出 为 音频的 信号 相应的 至 rch 在 data1.
14 V
输出
1 O 电压 输出 为 音频的 信号 相应的 至 lch 在 data1.
15 V
COM
2 O 一般 电压 输出. 这个 管脚 应当 是 绕过 和 一个 10
µ
f 电容 至 agnd.
16 V
COM
1 O 一般 电压 输出. 这个 管脚 应当 是 绕过 和 一个 10
µ
f 电容 至 agnd.
17 AGND6 相似物 地面
18 V
CC
6 相似物 电源 供应, +5v
19 AGND5 相似物 地面
20 V
CC
5 相似物 电源 供应, +5v
21 AGND4 相似物 地面
22 V
CC
4 相似物 电源 供应, +5v
23 AGND3 相似物 地面
24 V
CC
3 相似物 电源 供应, +5v
25 AGND2 相似物 地面
26 V
CC
2 相似物 电源 供应, +5v
27 AGND1 相似物 地面
28 V
CC
1 相似物 电源 供应, +5v
29 AGND0 相似物 地面
30 V
CC
0 相似物 电源 供应, +5v
31 NC 非 连接. 必须 是 打开.
32 NC 非 连接. 必须 是 打开.
33 MDO O 串行 数据 输出 为 函数 寄存器 控制 端口
(3)
34 MDI I 串行 数据 输入 为 函数 寄存器 控制 端口
(1)
35 MC I 变换 时钟 为 函数 寄存器 控制 端口
(1)
36 ML I 获得 使能 为 函数 寄存器 控制 端口
(1)
37 RST I 系统 重置, 起作用的 低
(1)
38 SCKI I 系统 时钟 在. 输入 频率 是 128, 192, 256, 384, 512 或者 768f
S
.
(2)
39 SCKO O 缓冲 时钟 输出. 输出 频率 是 128, 192, 256, 384, 512, 或者 768f
S
或者 一个-half 的 128, 192, 256, 384, 512,
或者 768f
s.
40 BCK I 变换 时钟 输入 为 串行 音频的 数据
(2)
41 LRCK I left 和 正确的 时钟 输入. 这个 时钟 是 equal 至 这 抽样 比率, f
S
.
(2)
42 测试 测试 管脚. 这个 管脚 应当 是 连接 至 dgnd.
(1)
43 V
DD
数字的 电源 供应, +3.3v
44 DGND 数字的 地面 为 +3.3v
45 DATA1 I 串行 音频的 数据 输入 为 v
输出
1 和 v
输出
2
(2)
46 DATA2 I 串行 音频的 数据 输入 为 v
输出
3 和 v
输出
4
(2)
47 DATA3 I 串行 音频的 数据 输入 为 v
输出
5 和 v
输出
6
(2)
48 ZEROA O 零 数据 标记. logical “and” 的 zero1 通过 zero6.
注释: (1) 施密特-触发 输入 和 内部的 拉-向下, 5v tolerant. (2) schmitt-trigger input, 5v tolerant. (3) tri-state output.
管脚 assignments
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com