tqfp-144
初步的 数据 薄板 6 04.99
smart 整体的 数字的 echo canceller
SIDEC
peb 20954
版本 1.1 CMOS
类型 包装
peb 20954 tqfp-144
1.1 关键 特性
• 2.048 mhz pcm 输入 和 输出 接口 和
可选择的
µ
- 和 一个-law 编码 符合 至 itu
g.711
• 迅速 convergence 的 专利的 algorithm 在 这
beginning 或者 在 一个 连接 甚至 在 这
存在 的 background 噪音 在 这 near 终止
subscriber
• echo 返回 丧失 增强 的 > 30 db (erle)
• 发现 的 翻倍 表达 为 adaptive convergence 控制
• independently 控制 voiceband echo 取消的 符合 至 itu g.165 和
g.168 为
– 32 途径 和 终止 echo path 延迟 的 较少 比 63.75 ms
– 16 途径 和 终止 echo path 延迟 的 较少 比 127.75 ms (用法 的 二 sidec
在 并行的 为 同时发生的 处理 的 32 途径 是 容易地 可能)
• smart 非 直线的 处理器 控制 用 echoloss, echo path 延迟 和 background
噪音
• 各种各样的 选项 为 comfort 噪音 injection
• maskable disabling 功能
– 2100 hz 声调 和 阶段 倒置 发现
– 2100 hz 声调 没有 阶段 倒置 发现
– 2010 hz continuity 审查 (ss7)
– 通过 pcm timeslot 16 位 一个, b, c 或者 d 符合 至 itu g.704
– 单独的 途径 maskable 通过 微处理器 接口, ucc 接口 和
串行 接口
• 整体的 普遍的 控制 和 交流 接口 (ucci) 为 signaling
highways 和 直接 硬件 控制 为:
– 使不能运转 取消的
– configurable disabling 功能
– 交流 在 板 控制者