首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:54678
 
资料名称:AD7564BRS
 
文件大小: 392.94K
   
说明
 
介绍:
LC2MOS +3.3 V/+5 V, Low Power, Quad 12-Bit DAC
 
 


: 点此下载
  浏览型号AD7564BRS的Datasheet PDF文件第7页
7
浏览型号AD7564BRS的Datasheet PDF文件第8页
8
浏览型号AD7564BRS的Datasheet PDF文件第9页
9
浏览型号AD7564BRS的Datasheet PDF文件第10页
10

11
浏览型号AD7564BRS的Datasheet PDF文件第12页
12
浏览型号AD7564BRS的Datasheet PDF文件第13页
13
浏览型号AD7564BRS的Datasheet PDF文件第14页
14
浏览型号AD7564BRS的Datasheet PDF文件第15页
15
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
–11–
rev. 一个
3
AD7564
一般 描述
d/一个 部分
这 ad7564 包含 四 12-位 电流 输出 d/一个 转变-
ers. 一个 simplified 电路 图解 为 一个 的 这 d/一个 转换器
是 显示 在 图示 15.
V
REF
2R 2R 2R 2R 2R 2R 2R
CBA
S9
S8 S0
R
FB
I
OUT1
I
OUT2
R
R
R
r/2
显示 为 所有 1s 在 dac
图示 15. simplified d/一个 电路 图解
一个 segmented scheme 是 使用 凭此 这 2 msbs 的 这 12-位
数据 文字 是 解码 至 驱动 这 三 switches 一个, b 和 c.
这 remaining 10 位 的 这 数据 文字 驱动 这 switches s0 至
s9 在 一个 标准 r-2r ladder 配置.
各自 的 这 switches 一个 至 c steers 1/4 的 这 总的 涉及
电流 和 这 remaining 电流 passing 通过 这 r-2r
部分.
所有 dacs 有 独立的 v
REF
, i
OUT1
, i
OUT2
和 r
FB
管脚.
当 一个 输出 放大器 是 连接 在 这 标准 configu-
限定 的 图示 17, 这 输出 电压 是 给 用:
V
输出
=
D
×
V
REF
在哪里 d 是 这 fractional 描述 的 这 数字的 文字
承载 至 这 dac. 因此, 在 这 ad7564, d 能 是 设置 从 0
至 4095/4096.
接口 部分
这 ad7564 是 一个 串行 输入 设备. 三 输入 信号 con-
trol 这 串行 接口. 这些 是
FSIN
, clkin 和 sdin.
这 定时 图解 是 显示 在 图示 1.
数据 应用 至 这 sdin 管脚 是 clocked 在 这 输入 变换 reg-
ister 在 各自 下落 边缘 的 clkin. sdout 是 这 变换 regis-
ter 输出. 它 准许 多样的 设备 至 是 连接 在 一个 daisy
chain fashion 和 这 sdout 管脚 的 一个 设备 连接 至
这 sdin 的 这 next 设备.
FSIN
是 这 框架 同步
为 这 设备.
当 这 十六 位 有 被 received 在 这 输入 变换 regis-
ter, db2 和 db3 (a0 和 a1) 是 审查 至 看 如果 它们 corre-
spond 至 这 状态 在 管脚 a0 和 a1. 如果 它 做, 然后 这 文字
是 accepted. 否则, 它 是 disregarded. 这个 准许 这 用户
至 地址 一个 号码 的 ad7564s 在 一个 非常 简单的 fashion. db1
和 db0 的 这 16-位 文字 决定 这个 的 这 四 dac
输入 latches 是 至 是 承载. 当 这
LDAC
线条 变得 低, 所有
四 dac latches 在 这 设备 是 同时发生地 承载 和
这 内容 的 它们的 各自的 输入 latches 和 这 输出
改变 accordingly.
bringing 这
CLR
线条 低 resets 这 dac latches 至 所有 0s. 这
输入 latches 是 不 影响 所以 那 这 用户 能 revert 至 这
previous 相似物 输出 如果 desired.
16-位 输入
变换 寄存器
CLKIN
FSIN
SDIN
SDOUT
图示 16. 输入 逻辑
单极的 二进制的 运作
(2-quadrant multiplication)
图示 17 显示 这 标准 单极的 二进制的 连接 dia-
gram 为 一个 的 这 dacs 在 这 ad7564. 当 v
是 一个 交流
信号, 这 电路 执行 2-quadrant multiplication. 电阻器
r1 和 r2 准许 这 用户 至 调整 这 dac 增益 错误. 补偿
能 是 移除 用 调整 这 输出 放大器 补偿 电压.
图示 17. 单极的 二进制的 运作
a1 应当 是 选择 至 合适 这 应用. 为 例子, 这
ad707 是 完美的 为 非常 低 带宽 产品 当 这
ad843 和 ad845 提供 非常 快 安排好 时间 在 宽 带宽-
宽度 产品. 适合的 多样的 版本 的 这些 am-
plifiers 能 是 使用 和 这 ad7564 至 减少 板 空间
(所需的)东西.
这 代号 表格 为 图示 17 是 显示 在 表格 iii.
表格 iii. 单极的 二进制的 代号 表格
数字的 输入 相似物 输出
msb . . . lsb (v
输出
作 显示 在 图示 17)
1111 1111 1111 –V
REF
(4095/4096)
1000 0000 0001 –V
REF
(2049/4096)
1000 0000 0000 –V
REF
(2048/4096)
0111 1111 1111 –V
REF
(2047/4096)
0000 0000 0001 –V
REF
(1/4096)
0000 0000 0000 –V
REF
(0/4096) = 0
便条
名义上的 lsb 大小 为 这 电路 的 图示 17 是 给 用: v
REF
(1/4096).
dac 一个
A1
AD7564
V
REF
一个
V
注释
1. 仅有的 一个 dac 是 显示 为 clarity.
2. 数字的 输入 连接 是 omitted.
3. c1 阶段 补偿 (5–15pf) 将 是
必需的 当 使用 高 速 放大器.
r2 10
r1 20
信号
a1: AD707
AD711
AD843
AD845
C1
R
FB
一个
I
OUT2
一个
I
OUT1
一个
V
输出
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com