tms320f2810, tms320f2812
数字的 信号 processors
SPRS174B
–
april 2001
–
修订 九月 2001
8
邮递 办公室 盒 1443
•
houston, 德州 77251
–
1443
管脚 功能
表格2 specifies 这 信号 在 这 f2810 和 f2812 设备. 所有 数字的 输入 是 ttl-兼容. 所有 输出
是 3.3 v 和 cmos 水平. 输入 是 不 5-v tolerant. 一个 20-
µ
一个 电阻 是 使用 为 pullup/向下.
表格 2. 信号 描述
名字 管脚 非. i/o/z 驱动 pu/pd
†
描述
xintf 信号 (2812 仅有的)
xa[18:0] o/z 19-位 地址 总线
xd[15:0] i/o/z 16-位 数据 总线
xmp/mc I PU 微处理器/microcomputer 模式 选择
XHOLD I PU 外部 dma 支撑 要求
XHOLDA o/z 外部 dma 支撑 acknowledge
XZCS0 o/z zone 0 碎片 选择 strobe
XZCS1 o/z zone 1 碎片 选择 strobe
XZCS2 o/z zone 2 碎片 选择 strobe
XZCS6AND7 o/z zone 6 和 7 碎片 选择 strobe
XWE o/z 写 使能
XRD o/z 读 使能
XRNW o/z 读 不 写 选择
XREADY I PU 输入 准备好 信号
jtag 和 miscellaneous 信号
x1/xclkin I
–
振荡器 输入 或者 时钟 发生器 输入
X2 I
–
振荡器 输出
XPPLDIS I PU 使不能运转 pll 当 高
TESTSEL I PU 测试 模式 选择 信号
XRS i/o PU 设备 重置 (在) 和 看门狗 重置 (输出)
TEST1 i/o
–
flash 测试 信号 1
TEST2 i/o
–
flash 测试 信号 2
JTAG
TRST I PD jtag 测试-逻辑 重置
TCK I jtag 测试 时钟
TMS I jtag 测试 模式 选择
TDI I jtag 测试 数据 输入
TDO o/z jtag 测试 数据 输出
EMU0 i/o/z PU emulation/测试 触发 频道 0
EMU1 i/o/z PU emulation/测试 触发 频道 1
†
pu = 管脚 有 内部的 pullup; pd = 管脚 有 内部的 pulldown
PRODUCt 预告(展)