首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:559900
 
资料名称:PXAG37KFA
 
文件大小: 208.23K
   
说明
 
介绍:
XA 16-bit microcontroller family 32K/512 OTP/ROM/ROMless, watchdog, 2 UARTs
 
 


: 点此下载
  浏览型号PXAG37KFA的Datasheet PDF文件第1页
1
浏览型号PXAG37KFA的Datasheet PDF文件第2页
2
浏览型号PXAG37KFA的Datasheet PDF文件第3页
3
浏览型号PXAG37KFA的Datasheet PDF文件第4页
4

5
浏览型号PXAG37KFA的Datasheet PDF文件第6页
6
浏览型号PXAG37KFA的Datasheet PDF文件第7页
7
浏览型号PXAG37KFA的Datasheet PDF文件第8页
8
浏览型号PXAG37KFA的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
飞利浦 半导体 产品 规格
xa-g3
32k/512 otp/只读存储器/romless, 看门狗, 2 uarts
1999 apr 07
5
管脚 描述
MNEMONIC
管脚. 非.
类型 名字 函数MNEMONIC
PLCC LQFP
类型 名字 和 函数
V
SS
1, 22 16 I
地面:
0v 涉及.
V
DD
23, 44 17 I
电源 供应:
这个 是 这 电源 供应 电压 为 正常的, 空闲, 和 电源 向下 运作.
p0.0 – p0.7 43–36 37–30 i/o
端口 0:
端口 0 是 一个 8-位 i/o 端口 和 一个 用户-configurable 输出 类型. 端口 0 latches 有 1s
写 至 它们 和 是 配置 在 这 quasi-双向的 模式 在 重置. 这 运作 的
端口 0 管脚 作 输入 和 输出 取决于 在之上 这 端口 配置 选择. 各自 端口 管脚 是
配置 independently. 谈及 至 这 部分 在 i/o 端口 配置 和 这 直流 电的
特性 为 详细信息.
当 这 外部 程序/数据 总线 是 使用, 端口 0 变为 这 多路复用 低 数据/操作指南
字节 和 地址 线条 4 通过 11.
p1.0 – p1.7 2–9 40–44,
1–3
i/o
端口 1:
端口 1 是 一个 8-位 i/o 端口 和 一个 用户-configurable 输出 类型. 端口 1 latches 有 1s
写 至 它们 和 是 配置 在 这 quasi-双向的 模式 在 重置. 这 运作 的
端口 1 管脚 作 输入 和 输出 取决于 在之上 这 端口 配置 选择. 各自 端口 管脚 是
配置 independently. 谈及 至 这 部分 在 i/o 端口 配置 和 这 直流 电的
特性 为 详细信息.
端口 1 也 提供 特定的 功能 作 描述 在下.
2 40 O
a0/wrh:
地址 位 0 的 这 外部 地址 总线 当 这 外部 数据 总线 是
配置 为 一个 8 位 宽度. 当 这 外部 数据 总线 是 配置 为 一个 16
位 宽度, 这个 管脚 变为 这 高 字节 写 strobe.
3 41 O
a1:
地址 位 1 的 这 外部 地址 总线.
4 42 O
a2:
地址 位 2 的 这 外部 地址 总线.
5 43 O
a3:
地址 位 3 的 这 外部 地址 总线.
6 44 I
rxd1 (p1.4):
接受者 输入 为 串行 端口 1.
7 1 O
txd1 (p1.5):
传输者 输出 为 串行 端口 1.
8 2 i/o
t2 (p1.6):
计时器/计数器 2 外部 计数 输入/clockout.
9 3 I
t2ex (p1.7):
计时器/计数器 2 再装填/俘获/方向 控制
p2.0 – p2.7 24–31 18–25 i/o
端口 2:
端口 2 是 一个 8-位 i/o 端口 和 一个 用户-configurable 输出 类型. 端口 2 latches 有 1s
写 至 它们 和 是 配置 在 这 quasi-双向的 模式 在 重置. 这 运作 的
端口 2 管脚 作 输入 和 输出 取决于 在之上 这 端口 配置 选择. 各自 端口 管脚 是
配置 independently. 谈及 至 这 部分 在 i/o 端口 配置 和 这 直流 电的
特性 为 详细信息.
当 这 外部 程序/数据 总线 是 使用 在 16-位 模式, 端口 2 变为 这 多路复用 高
数据/操作指南 字节 和 地址 线条 12 通过 19. 当 这 外部 程序/数据 总线 是 使用 在
8-位 模式, 这 号码 的 地址 线条 那 呈现 在 端口 2 是 用户 可编程序的.
p3.0 – p3.7 11,
13–19
5,
7–13
i/o
端口 3:
端口 3 是 一个 8-位 i/o 端口 和 一个 用户 configurable 输出 类型. 端口 3 latches 有 1s
写 至 它们 和 是 配置 在 这 quasi-双向的 模式 在 重置. 这 运作 的
端口 3 管脚 作 输入 和 输出 取决于 在之上 这 端口 配置 选择. 各自 端口 管脚 是
配置 independently. 谈及 至 这 部分 在 i/o 端口 配置 和 这 直流 电的
特性 为 详细信息.
端口 3 也 提供 各种各样的 特定的 功能 作 描述 在下.
11 5 I
rxd0 (p3.0):
接受者 输入 为 串行 端口 0.
13 7 O
txd0 (p3.1):
传输者 输出 为 串行 端口 0.
14 8 I
int0 (p3.2):
外部 中断 0 输入.
15 9 I
INT1(p3.3):
外部 中断 1 输入.
16 10 i/o
t0 (p3.4):
计时器 0 外部 输入, 或者 计时器 0 overflow 输出.
17 11 i/o
t1/busw (p3.5):
计时器 1 外部 输入, 或者 计时器 1 overflow 输出. 这 值 在 这个 管脚 是
latched 作 这 外部 重置 输入 是 released 和 定义 这 default
外部 数据 总线 宽度 (busw). 0 = 8-位 总线 和 1 = 16-位 总线.
18 12 O
WRL(p3.6):
外部 数据 记忆 低 字节 写 strobe.
19 13 O
RD(p3.7):
外部 数据 记忆 读 strobe.
RST 10 4 I
重置:
一个 低 在 这个 管脚 resets 这 微控制器, 造成 i/o 端口 和 peripherals 至 引领 在
它们的 default states, 和 这 处理器 至 begin 执行 在 这 地址 包含 在 这 重置
vector. 谈及 至 这 部分 在 重置 为 详细信息.
ale/prog 33 27 i/o
地址 获得 使能/程序 脉冲波:
一个 高 输出 在 这 ale 管脚 信号 外部 电路系统 至
获得 这 地址 portion 的 这 多路复用 地址/数据 总线. 一个 脉冲波 在 ale occurs 仅有的 当 它
是 需要 在 顺序 至 处理 一个 总线 循环.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com