专卖的 和 confidential 至 pmc-sierra, inc 和 为 它的 客户’s 内部的 使用 9
文档 id: pmc-2002174, 公布 2
rm5231a™ 微处理器 和 32-位 系统 总线 数据 薄板
初步的
1 特性
• 双 公布 superscalar 微处理器
•
250, 300, 和 350 mhz 运行 发生率
•
向上 至 420 dhrystone 2.1 mips
• 系统 接口 优化 为 embedded 产品
•
32-位 系统 接口 lowers 总的 系统 费用
•
高-效能 写 protocols maximize uncached 写 带宽
•
处理器 时钟 multipliers: 2, 2.5, 3, 3.5, 4, 4.5, 5, 6, 7, 8, 9
•
ieee 1149.1 jtag boundary scan
• 整体的 在-碎片 caches
•
32 kb 操作指南 和 32 kb 数据 — 2 方法 设置 associative
•
每 设置 locking
•
virtually indexed, physically tagged
•
写-后面的 和 写-通过 在 一个 每 页 基准
•
pipeline 重新开始 在 第一 doubleword 为 数据 cache misses
• 整体的 记忆 管理 单位
•
全部地 associative joint tlb (shared 用 i 和 d translations)
•
48 双 entries 编排 96 页
•
能变的 页 大小 (4 kb 至 16 mb 在 4x increments)
• 高-效能 floating-要点 单位 — 向上 至 700 mflops
•
单独的 循环 repeat 比率 为 一般 单独的-精确 行动 和 一些 翻倍 前-
cision 行动
•
二 循环 repeat 比率 为 翻倍-精确 乘以 和 翻倍 精确 联合的
乘以-增加 行动
•
单独的 循环 repeat 比率 为 单独的-精确 联合的 乘以-增加 运作
• mips iv 操作指南 设置
•
floating 要点 乘以-增加 操作指南 增加 效能 在 信号 处理
和 graphics 产品
•
conditional moves 至 减少 branch 频率
•
index 地址 模式 (寄存器 + 寄存器)
• embedded 应用 增强
•
specialized dsp integer 乘以-accumulate 说明 和 3-operand 乘以
操作指南
•
i 和 d cache locking 用 设置
•
optional 专心致志的 例外 vector 为 中断
• 全部地 静态的 0.18 micron cmos 设计 和 电源 向下 逻辑
•
备用物品 减少 电源 模式 和
WAIT
操作指南
•
1.65 v 或者 1.8 v 核心 和 3.3 v 或者 2.5 v i/o
• 128-管脚 qfp 包装