产品 overview S3C4510B
1
-
2
特性
Architecture
•
整体的 系统 为 embedded ethernet
产品
•
全部地 16/32-位 risc architecture
•
little/big-endian 模式 supported basically, 这
内部的 architecture 是 big-endian.
所以, 这 little-endian 模式 仅有的 支持 为
外部 记忆.
•
效率高的 和 powerful arm7tdmi 核心
•
费用-有效的 jtag-为基础 debug 解决方案
•
boundary scan
系统 manager
•
8/16/32-位 外部 总线 支持 为
只读存储器/sram, flash 记忆, dram, 和
外部 i/o
•
一个 外部 总线 主控 和 总线 要求/
acknowledge 管脚
•
支持 为 edo/正常的 或者 sdram
•
可编程序的 进入 循环 (0-7 wait 循环)
•
四-文字 depth 写 缓存区
•
费用-有效的 记忆-至-附带的 dma
接口
unified 操作指南/数据 cache
•
二-方法, 设置-associative, unified 8k-字节 cache
•
支持 为 lru (least recently 使用) 协议
•
cache 是 configurable 作 一个 内部的 sram
I
2
c 串行 接口
•
主控 模式 运作 仅有的
•
波特 比率 发生器 为 串行 时钟 一代
ethernet 控制
•
dma engine 和 burst 模式
•
dma tx/rx 缓存区 (256 字节 tx, 256 字节
rx)
•
mac tx/rx 先进先出 缓存区 (80 字节 tx, 16 字节
rx)
•
数据 排成直线 逻辑
•
endian 转变
•
100/10-mbit 每 第二 运作
•
全部 遵从 和 ieee 标准 802.3
•
mii 和 7-线 10-mbps 接口
•
station 管理 signaling
•
在-碎片 cam (向上 至 21 destination 地址)
•
全部-duplex 模式 和 pause 特性
•
长/短的 小包装板盒 模式
•
垫子 一代
HDLCs
•
hdlc 协议 特性:
— 标记 发现 和 同步
— 零 嵌入 和 deletion
— 空闲 发现 和 传递
— fcs 一代 和 发现 (16-位)
— abort 发现 和 传递
•
地址 搜索 模式 (expandable 至 4 字节)
•
可选择的 crc 或者非 crc 模式
•
自动 crc 发生器 preset
•
数字的 pll 块 为 时钟 恢复
•
波特 比率 发生器
•
nrz/nrzi/fm/manchester 数据 formats 为
tx/rx
•
循环-后面的 和 自动-echo 模式
•
tx/rx fifos 有 8-文字 (8
×
32-位) depth
•
可选择的 1-文字 或者 4-文字 data 转移 模式
•
数据 排成直线 逻辑
•
endian 转变
•
可编程序的 中断
•
modem 接口
•
向上 至 10 mbps 运作
•
hdlc 框架 长度 为基础 在 octets
•
2-频道 dma 缓存区 descriptor 为 tx/rx 在
各自 hdlc