产品 overview S3c44b0x risc 微处理器
1-2
特性
Architecture
•
整体的 系统 为 hand-使保持 设备 和
一般 embedded 产品.
•
16/32-位 risc architecture 和 powerful
操作指南 设置 和 arm7tdmi cpu 核心.
•
thumb de-compressor maximizes 代号 密度
当 维持 效能.
•
在-碎片icebreaker debug 支持 和 jtag-
为基础 debugging 解决方案.
•
32x8 位 硬件 乘法器.
•
新 总线 architecture 至 执行 低-电源
samba ii(samsung's arm cpu embedded
微观的-控制 总线 architecture).
系统 manager
•
little/big endian 支持.
•
地址 空间: 32mbytes 每 各自 bank. (总的
256mbyte)
•
支持 可编程序的 8/16/32-位 数据 总线
宽度 为 各自 bank.
•
fixed bank 开始 地址 和 可编程序的 bank
大小 为 7 banks.
•
可编程序的 bank 开始 地址 和 bank 大小
为 一个 bank.
•
8 记忆 banks.
- 6 记忆 banks 为 只读存储器, sram 等
- 2 记忆 banks 为 只读存储器/sram/dram(快
页, edo, 和 同步的 dram)
•
全部地 可编程序的 进入 循环 为 所有
记忆 banks.
•
支持 外部 wait 信号 至 expend 这 总线
循环.
•
支持 自-refresh 模式 在 dram/sdram 为
电源-向下.
•
支持 asymmetric/symmetric 地址 的
dram.
cache 记忆 &放大; 内部的 sram
•
4-方法 设置 associative id(unified)-cache 和
8kbyte.
•
这 0/4/8 kbytes 内部的 sram 使用 unused
cache 记忆.
•
pseudo lru(least recently 使用) 替代
algorithm.
•
写 通过 策略 至 维持 这 coherence
在 主要的 记忆 和 cache 内容.
•
写 缓存区 和 四 depth.
•
要求 数据 第一 fill 技巧 当 cache miss
occurs.
时钟 &放大; 电源 manager
•
低 电源
•
这 在-碎片 pll makes 这 时钟 为 运行
mcu 在 最大 66mhz.
•
时钟 能 是 喂养 selectively 至 各自 函数
块 用 软件.
•
电源 模式: 正常的, 慢, 空闲 和 停止 模式.
正常的 模式: 正常的 运行 模式.
慢 模式: 低 频率 时钟 没有 pll
空闲 模式: 停止 这 时钟 为 仅有的 cpu
停止 模式: 所有 clocks 是 stopped
•
wake 向上 用 eint[7:0] 或者 rtc alarm 中断 从
停止 模式.
中断 控制
•
30 中断 来源
( watch-dog 计时器, 6 计时器, 6 uart, 8 外部
中断, 4 dma , 2 rtc, 1 模数转换器, 1 iic, 1 sio )
•
vectored irq 中断 模式 至 减少 中断
latency.
•
水平的/边缘 模式 在 这 外部 中断 来源
•
可编程序的 极性 的 边缘 和 水平的
•
支持 fiq (快 中断 要求) 为 非常
urgent 中断 要求
特性 (持续)