tps7301q, tps7325q, tps7330q, tps7333q, tps7348q, tps7350q
低-落后 电压 regulators
和 整体的 delayed 重置 函数
slvs124f – 六月 1995 – 修订 january 1999
2
邮递 办公室 盒 655303
•
达拉斯市, 德州 75265
描述 (持续)
这 重置输出 的 这 tps73xx initiates 一个 重置 在 microcomputer 和 微处理器 系统 在 这 事件
的 一个 欠压 情况. 一个 内部的 比较器 在 这 tps73xx monitors 这 输出 电压 的 这 调整器
至 发现 一个 欠压 情况 在 这 管制 输出 电压.
如果 那 occurs, 这 重置输出 (打开-流 nmos) 转变 在, 带去 这 重置信号 低. 重置stays 低
为 这 持续时间 的 这 欠压 情况. once 这 欠压 情况 ceases, 一个 200-ms (典型值) time-out
begins. 在 这 completion 的 这 200-ms 延迟, 重置
变得 高.
一个 顺序 的 巨大 减少 在 落后 电压 和 安静的 电流 在 常规的 ldo 效能
是 达到 用 replacing 这 典型 pnp 通过 晶体管 和 一个 pmos 设备.
因为 这 pmos 设备 behaves 作 一个 低-值 电阻, 这 落后 电压 是 非常 低 (最大 的 35 mV
在 一个 输出 电流 的 100 毫安 为 这 tps7350) 和 是 直接地 均衡的 至 这 输出 电流 (看 图示 1).
additionally, 自从 这 pmos 通过 元素 是 一个 电压-驱动 设备, 这 安静的 电流 是 低 和 仍然是
常量, 独立 的 输出 加载 (典型地 340
µ
一个 在 这 全部 范围 的 输出 电流, 0 毫安 至 500 毫安).
这些 二 关键 规格 yield 一个 重大的 改进 在 运行 生命 为 电池-powered 系统.
这 ldo 家族 也 特性 一个 睡眠 模式; 应用 一个 逻辑 高 信号 至 en(使能) shuts 向下 这 调整器,
减少 这 安静的 电流 至 0.5
µ
一个 最大 在 t
J
= 25
°
c.
这 tps73xx 是 offered 在 2.5-v, 3-v, 3.3-v, 4.85-v, 和 5-v fixed-voltage 版本 和 在 一个 可调整的 版本
(可编程序的 在 这 范围 的 1.2 v 至 9.75 v). 输出 电压 容忍 是 指定 作 一个 最大 的 2%
在 线条, 加载, 和 温度 范围 (3% 为 这 2.5 v 和 这 可调整的 version). 这 tps73xx 家族 是
有 在 pdip (8 管脚), 所以 (8 管脚) 和 tssop (20 pin) packages. 这 tssop 有 一个 最大 height 的
1.2 mm.
图示 1. 落后 电压 相比 输出 电流
0.25
0.2
0.1
0.05
0
0.15
0 50 100 150 200 250 300
0.3
350 400 450 500
T
一个
= 25
°
C
TPS7348
TPS7350
落后 电压 – v
I
O
– 输出 电流 – 毫安
TPS7333
TPS7330
TPS7325
图示 2. 典型 应用 配置
†
tps7325, tps7330, tps7333, tps7348, tps7350 (fixed-voltage
选项)
‡
电容 选择 是 nontrivial. 看 应用 信息
部分 为 详细信息.
SENSE
重置
输出
输出
9
8
6
10
在
在
在
EN
地
321
20
15
14
13
V
I
0.1
µ
F
至 系统
重置
csr = 1
Ω
V
O
10
µ
F
+
TPS73xxPW
†
C
O
‡
250 k
Ω