82433LX82433NX
14 PCI TRDY
接口
这 PCI 控制 信号 做 不 接口 至 这 LBXs
instead 这些 信号 连接 至 这 82434LX
PCMC component 这 主要的 函数 的 这 LBXs
PCI 接口 是 至 驱动 地址 和 数据 面向 PCI
当 这 CPU targets PCI 和 至 获得 地址 和
数据 当 一个 PCI 主控 targets 主要的 memory
这 TRDY
选项 提供 这 能力 为 零-
wait 状态 效能 在 PCI 当 这 Pentium
处理器 执行 sequential 写 至 PCI 这个
选项 需要 那 PCI TRDY
是 连接 至
各自 LBX 为 一个 总的 的 二 额外的 连接 在
这 system 这些 二 TRDY
连接 是 在
增加 至 这 单独的 TRDY
连接 那 这
PCMC requires
15 Parity 支持
这 LBXs 支持 字节 parity 在 这 host 总线 (cpu
和 第二 水平的 cache) 和 主要的 记忆 buses
(local dram) 这 LBXs 支持 parity 在 这
地址 和 数据 阶段 的 PCI transactions to
从 这 host bridge
20 信号 描述
这个 部分 提供 一个 详细地 描述 的 各自
signal 这 信号 (图示 3) 是 arranged 在 func-
tional groups 符合 至 它们的 有关联的 interface
这 ‘
’ 标识 在 这 终止 的 一个 信号 名字 indicates
那 这 active 或者 asserted 状态 occurs 当 这
信号 是 在 一个 低 电压 level 当 ‘
’ 是 不 pres-
ent 之后 这 信号 name 这 信号 是 asserted
当 在 这 高 电压 level
这 条款 assertion 和 negation 是 使用 exten-
sively 这个 是 完毕 至 避免 confusion 当 working
和 一个 mixture 的 ‘active-低’ 和 ‘active-高’ sig-
nals 这 期
assert
or
assertion
indicates 那 一个
信号 是 active 独立 的 whether 那 水平的 是
represented 用 一个 高 或者 低 voltage 这 期
ne-
门
or
negation
indicates 那 一个 信号 是 inactive
这 下列的 notations 是 使用 至 describe 这 sig-
nal type
在
输入 是 一个 标准 输入-仅有的 signal
输出
Totem 柱子 输出 是 一个 标准 起作用的 driver
ts
触发-状态 是 一个 bi-directional 触发-状态 inputout-
放 pin
290478–4
图示 3 LBX 信号
8