首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:593569
 
资料名称:CS8900A-CQ3
 
文件大小: 1808.45K
   
说明
 
介绍:
Crystal LAN ⑩ ISA Ethernet Controller
 
 


: 点此下载
  浏览型号CS8900A-CQ3的Datasheet PDF文件第1页
1
浏览型号CS8900A-CQ3的Datasheet PDF文件第2页
2
浏览型号CS8900A-CQ3的Datasheet PDF文件第3页
3

4
浏览型号CS8900A-CQ3的Datasheet PDF文件第5页
5
浏览型号CS8900A-CQ3的Datasheet PDF文件第6页
6
浏览型号CS8900A-CQ3的Datasheet PDF文件第7页
7
浏览型号CS8900A-CQ3的Datasheet PDF文件第8页
8
浏览型号CS8900A-CQ3的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
4 DS271PP3
CS8900A
结晶 lan
™ isa ethernet 控制
cirrus 逻辑 产品 数据 薄板
3.10.4 接口 选择 ................................................................................................................... 35
3.10.4.1 10base-t 仅有的 .............................................................................................................. 35
3.10.4.2 aui 仅有的 ......................................................................................................................... 35
3.10.4.3 自动-选择..................................................................................................................... 35
3.11 10base-t transceiver...................................................................................................................... 35
3.11.1 10base-t 过滤 ..................................................................................................................... 35
3.11.2 传输者............................................................................................................................... 36
3.11.3 接受者................................................................................................................................... 36
3.11.3.1 squelch 电路 ............................................................................................................... 36
3.11.3.2 扩展 范围............................................................................................................. 36
3.11.4 link 脉冲波 发现 ................................................................................................................ 36
3.11.5 receive 极性 发现 和 纠正 .............................................................................. 37
3.11.6 collision 发现 ................................................................................................................... 37
3.12 attachment 单位 接口 (aui) ........................................................................................................ 37
3.12.1 aui 传输者........................................................................................................................ 37
3.12.2 aui 接受者............................................................................................................................ 38
3.12.3 collision 发现 ................................................................................................................... 38
3.13 外部 时钟 振荡器 ................................................................................................................... 38
4.0 packetpage architecture ............................................................................................................ 39
4.1 packetpage overview ......................................................................................................................... 39
4.1.1 整体的 记忆..................................................................................................................... 39
4.1.2 总线 接口 寄存器 ............................................................................................................. 39
4.1.3 状态 和 控制 寄存器..................................................................................................... 39
4.1.4 initiate transmit 寄存器 ......................................................................................................... 39
4.1.5 地址 过滤 寄存器............................................................................................................. 39
4.1.6 receive 和 transmit 框架 locations .................................................................................... 39
4.2 packetpage 记忆 编排 ................................................................................................................... 40
4.3 总线 接口 寄存器 ....................................................................................................................... 42
4.3.1 产品 identification 代号....................................................................................................... 42
4.3.2 i/o 根基 地址...................................................................................................................... 42
4.3.3 中断 号码....................................................................................................................... 43
4.3.4 dma 频道 号码.............................................................................................................. 43
4.3.5 dma 开始 的 框架.................................................................................................................. 44
4.3.6 dma 框架 计数................................................................................................................... 44
4.3.7 rxdma 字节 计数.................................................................................................................. 44
4.3.8 记忆 根基 地址 .............................................................................................................. 44
4.3.9 激励 prom 根基 地址 ....................................................................................................... 45
4.3.10 激励 prom 地址 掩饰..................................................................................................... 45
4.3.11 可擦可编程只读存储器 command............................................................................................................... 46
4.3.12 可擦可编程只读存储器 数据 ........................................................................................................................ 46
4.3.13 receive 框架 字节 计数器 .................................................................................................. 46
4.4 状态 和 控制 寄存器 .............................................................................................................. 47
4.4.1 配置 和 控制 寄存器.......................................................................................... 47
4.4.2 状态 和 事件 寄存器 ....................................................................................................... 47
4.4.3 状态 和 控制 位 定义 .............................................................................................. 47
4.4.3.1 act-once 位 ................................................................................................................... 48
4.4.3.2 temporal 位 ................................................................................................................... 48
4.4.3.3 中断 使能 位 和 events...................................................................................... 48
4.4.3.4 接受 位 ....................................................................................................................... 48
4.4.4 状态 和 控制 寄存器 summary ......................................................................................49
4.4.5 寄存器 0: 中断 状态 queue .......................................................................................... 52
4.4.6 寄存器 3: 接受者 配置 .......................................................................................... 53
4.4.7 寄存器 4: 接受者 事件 ...................................................................................................... 54
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com