飞利浦 半导体 产品 规格
ne/sa5230低 电压 运算的 放大器
1994 8月 31
6
theory 的 运作
输入 平台
运算的 放大器 这个 是 能 至 函数 在 最小 供应
电压 应当 有 输入 和 输出 平台 swings 有能力 的
reaching 两个都 供应 电压 在里面 一个 few millivolts 在 顺序 至
达到 使容易 的 安静的 偏置 和 至 有 最大
输入/输出 信号 处理 能力. 这 输入 平台 的 这
ne5230 有 一个 一般模式 电压 范围 那 不 仅有的 包含
这 全部 供应 电压 范围, 但是 也 准许 也 供应 至 是
超过 用 250mv 没有 增加 这 输入 补偿 电压 用
更多 比 6mv. 这个 是 unequalled 用 任何 其它 运算的
放大器 today.
在 顺序 至 accomplish 这 feat 的 栏杆-至-栏杆 输入 一般模式
范围, 二 发射级-结合 差别的 pairs 是 放置 在 并行的 所以
那 这 一般模式 电压 的 一个 能 reach 这 积极的 供应
栏杆 和 这 其它 能 reach 这 负的 供应 栏杆. 这 simplified
图式 的 图示 2 显示 如何 这 complementary
发射级-coupler 晶体管 是 配置 至 表格 这 基本 输入
平台 cell. 一般模式 输入 信号 电压 在 这 范围 从
0.8v 在之上 v
EE
至 v
CC
是 处理 完全地 用 这 npn 一双, q3
和 q4, 当 一般模式 输入 信号 电压 在 这 范围 的
V
EE
至 0.8v 在之上 v
EE
是 processed 仅有的 用 这 pnp 一双, q1 和
q2. 这 intermediate 范围 的 输入 电压 需要 那 两个都 这
npn 和 pnp pairs 是 运行. 这 集电级 电流 的 这
输入 晶体管 是 summed 用 这 电流 combiner 电路
composed 的 晶体管 q8 通过 q11 在 一个 输出 电流.
晶体管 q8 是 连接 作 一个 二极管 至 确保 那 这 输出 的
q2 和 q4 是 合适的 subtracted 从 那些 的 q1 和 q3.
这 输入 平台 是 设计 至 克服 二 重要的 问题
为 栏杆-至-栏杆 能力. 作 这 一般模式 电压 moves 从
这 范围 在哪里 仅有的 这 npn 一双 是 运行 至 在哪里 两个都 的
这 输入 pairs 是 运行, 这 有效的 跨导 将
改变 用 一个 因素 的 二. 频率 补偿 为 这 范围
在哪里 一个 输入 一双 是 运行 将, 的 航线, 不 是 最优的
为 这 范围 在哪里 两个都 pairs 是 运行. secondly, 快
改变 在 这 一般模式 电压 将 abruptly 使湿透 和
restore 这 发射级 电流 来源, 造成 瞬时 扭曲量.
这些 问题 是 克服 用 使确信 那 仅有的 这 输入
晶体管 一双 这个 是 能 至 函数 合适的 是 起作用的. 这 npn
一双 是 正常情况下 使活动 用 这 电流 源 i
B1
通过 q5 和
这 电流 mirror q6 和 q7, 假设 这 pnp 一双 是
非-组织. 当 这 一般模式 输入 电压 passes
在下 这 涉及 电压, v
B1
=0.8v 在 这 根基 的 q5, 这
发射级 电流 是 gradually steered 对着 这 pnp 一双, away 从
这 npn 一双. 这 转移 的 这 发射级 电流 在 这
complementary 输入 pairs occurs 在 一个 电压 范围 的 关于
120mv 周围 这 涉及 电压 v
B1
. 在 这个 方法 这 总 的 这
发射级 电流 为 各自 的 这 npn 和 pnp 晶体管 pairs 是 保持
常量; 这个 确保 那 这 跨导 的 这 并行的
结合体 将 是 常量, 自从 这 跨导 的 双极
晶体管 是 均衡的 至 它们的 发射级 电流.
一个 essential 必要条件 的 这个 kind 的 输入 平台 是 至 降低
这 改变 在 输入 补偿 电压 在 那 的 这 npn 和
pnp 晶体管 一双 这个 occurs 当 这 输入 一般模式
电压 crosses 这 内部的 涉及 电压, v
B1
. 细致的 电路
布局 和 一个 交叉-结合 四方形 为 各自 输入 一双 有 yielded 一个
典型 输入 补偿 电压 的 较少 比 0.3mv 和 一个 改变 在 这
输入 补偿 电压 的 较少 比 0.1mv.
V
V
R10
R11
R8 R9
Q3
Q1
Q2
Q4
Q10
Q11
Q5
Q6
Q7
Q8
Q9
V
EE
V
CC
I
输出
V
b2
+
+
V
b1
V
IN–
V
IN+
I
b1
SL00251
图示 2. 输入 平台