1998 二月 26 5
飞利浦 半导体 产品 规格
数字的 伺服 处理器 和
紧凑的 disc 解码器 (cd7)
SAA7370
6 固定
标识 管脚 描述
V
SSA1
1
(1)
相似物 地面 1
V
DDA1
2
(1)
相似物 供应 电压 1
D1 3 单极的 电流 输入 (central 二极管 信号 输入)
D2 4 单极的 电流 输入 (central 二极管 信号 输入)
D3 5 单极的 电流 输入 (central 二极管 信号 输入)
V
RL
6 涉及 电压 输入 为 模数转换器
D4 7 单极的 电流 输入 (central 二极管 信号 输入)
R1 8 单极的 电流 输入 (satellite 二极管 信号 输入)
R2 9 单极的 电流 输入 (satellite 二极管 信号 输入)
I
refT
10 电流 涉及 输出 为 模数转换器 校准
V
RH
11 涉及 电压 输出 从 模数转换器
V
SSA2
12
(1)
相似物 地面 2
SELPLL 13 选择 whether 内部的 时钟 乘法器 pll 是 使用
ISLICE 14 电流 反馈 输出 从 数据 slicer
HFIN 15 比较器 信号 输入
V
SSA3
16
(1)
相似物 地面 3
HFREF 17 比较器 一般 模式 输入
I
ref
18 涉及 电流 输出 管脚 (nominally 0.5v
DD
)
V
DDA2
19
(1)
相似物 供应 电压 2
TEST1 20 测试 控制 输入 1; 这个 管脚 应当 是 系 低
CRIN 21 结晶/共振器 输入
CROUT 22 结晶/共振器 输出
TEST2 23 测试 控制 输入 2; 这个 管脚 应当 是 系 低
CL16 24 16.9344 mhz 系统 时钟 输出
CL11 25 11.2896 或者 5.6448 mhz 时钟 输出 (3-状态)
RA 26 放射状的 actuator 输出
FO 27 focus actuator 输出
SL 28 sledge 控制 输出
TEST3 29 测试 控制 输入 3; 这个 管脚 应当 是 系 低
V
ddd1(p)
30
(1)
数字的 供应 电压 1 为 periphery
DOBM 31 bi-阶段 mark 输出 (externally 缓冲; 3-状态)
V
SSD1
32
(1)
数字的 地面 1
MOTO1 33 发动机 输出 1; 多功能的 (3-状态)
MOTO2 34 发动机 输出 2; 多功能的 (3-状态)
SBSY 35 subcode 块 同步 输出 (3-状态)
SFSY 36 subcode 框架 同步 输出 (3-状态)
RCK 37 subcode 时钟 输入
SUB 38 p-至-w subcode 位 输出 (3-状态)
V
SSD2
39
(1)
数字的 地面 2
V5 40 多功能的 输出 管脚 5